5.1.3 L2 存储器
存储器的总小为 4096KB
每个核有 512KB
在每个核中的本地起始地址为 0x00800000h
L2 存储器可以配置成全 SRAM,全 4 通道相关联存储器,或者两者的结合。L2 可配置位缓
冲的存储空间的大小是通过 L2 配置寄存器的 L2MODE 字段来控制的。图 5-4 所示位 L2 配
置成 SRAM/缓冲可选方式。器件复位后 L2 默认配置位全 SRAM。
在系统中所有的主处理器核都可以全局寻址。此外,局部存储器可以由协处理器通过“别名
地址”(aliased addresses)直接访问,其中 MSBs 都置为 0。别名在 C66x CorePac 中处理,
并且允许通用代码在未修改核中运行。例如,地址 0x10800000 是 C66x CorePac 第 0 核的
L2 存储器的全局基地址。C66x CorePac 第 0 核能够访问用地址 0x10800000 或 0x00800000
来访问该地址。而其它核只能用 0x10800000 访问。然而,0x00800000 可以被其他核用来
访问各自的 L2 存储器。
- 1
- 2
前往页