没有合适的资源?快使用搜索试试~
我知道了~
文库首页
课程资源
嵌入式
中山大学数电实验时钟设计大作业
中山大学数电实验时钟设计大作业
数字电路
5星
· 超过95%的资源
需积分: 42
28 下载量
171 浏览量
2018-08-03
10:43:52
上传
评论
3
收藏
179KB
DSN
举报
温馨提示
立即下载
另一个学长的dsn文件是有问题的......这个没问题,不过用的是同步设计,其实异步设计不用这么麻烦。
资源推荐
资源评论
数电电子时钟课程设计.doc
浏览:87
5星 · 资源好评率100%
数电电子时钟课程设计
中山大学数字电路实验时钟设计大作业dsn文件
浏览:160
5星 · 资源好评率100%
使用Proteus实现具有分、秒计时的计数器,计数结果要求在7段数码管(7SEG-MPX4-CC-RED)上显示,并检查结果 在Proteus设计上给计时器添加调整当前时间功能,即添加进入调整计时模式(MOD)按键和分/秒计数循环加一(ADJ)按键。 使用Proteus实现具有年、月、日、时、分、秒计时的计时器,计时结果要求显示在7段数码管上,要求年、月、日、时、分、秒均可调节。
数电实验数字钟设计详细资料
浏览:165
4星 · 用户满意度95%
这是武汉理工大学的数电试验的报告!!用74ls90设计,加上74ls48 门电路设计实验!!这个ppt里面包含数电实验的所有电路图,以及原理图!还有报告的详细资料!!喜欢和需要的人下载!!可以作为参考!
数电实验多功能数字钟设计(附代码)
浏览:121
多功能数字钟是学习数字电路必做的实验,经过学习整理,这份实验指导详尽的介绍了饰演的原理、内容,还把实验中的代码分模块的卸载了文件夹中
数字时钟(电工课设)
浏览:41
这是一个关于电子技术课设的程序,使用软件做出来的,课题是“数字时钟”,具有时分秒的计时功能,使用555定时器产生脉冲
logisim电子时钟
浏览:179
5星 · 资源好评率100%
74161,七段字形译码器均为自制 (1)二十四/十二制小时、分、秒计时。采用七段数码管显示,由七段字形译码器驱动; (2)小时、分钟可以校正(顺时针校正); (3)使用小时及分钟完成定时闹钟功能,到达指定时间几时几分后,led灯闪烁1分。 (4)时分秒显示、小时制式选择、校正按钮、闹铃设置及led灯要设计在主电路图中。
数字逻辑课程设计数字时钟
浏览:122
3星 · 编辑精心推荐
1.设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。 2.由晶振电路产生1HZ标准的信号。分、秒为六十进制计数器,时为二十四进制计数器。 3.可手动校正时、分时间和日期值。
数字钟计时器的设计与制作
浏览:191
5星 · 资源好评率100%
用74LS系列芯片设计的具有时,钟,秒计时功能的电子钟,具有校时和整点报时功能,附有元器件和PCB原理图 二、设计要求: 1、 用中、小规模TTL组件设计一个能显示时、分、秒的数字钟。要求具有校时功能。扩展功能可考虑整点报时(此项不作基本要求)。 2、 在数字逻辑机(或外加面包板)上安装、调试成功,即算完成。 3、 编写设计报告。设计报告要求有:方案选择、各部分的工作原理及设计过程、器件
数字电子钟逻辑电路
浏览:113
数字电子钟逻辑电路,包含时间,星期的表示,校时电路和整点报时电路
数字钟设计 计数器
浏览:91
电路系统由秒信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路组成。
数字电路大作业_时钟_秒表_闹钟
浏览:54
5星 · 资源好评率100%
在proteus设计电路时钟秒表闹钟 报告围绕此次数字钟的设计进行介绍、总结,包含了设计的步骤,前期的准备,装配的过程。在实装时,采用了74HC161芯片进行计数,用555振荡器产生秒脉冲,7805产生5V稳压电源,CD4511进行数码管转换显示,还要考虑电路的校时、校分,每块芯片各设计为几进制等等,最后实现了数字钟设计所要求的各项功能:时钟显示功能;快速校准时间的功能。
数字逻辑数字时钟设计报告
浏览:8
5星 · 资源好评率100%
1.设计任务 设计制作一台数码显示管显示的数字钟。 2设计要求 ⑴时钟显示功能,能够以十进制显示“星期”、“时”、“分”、“秒”。 ⑵具有快速校准星期、时、分、秒的功能。 ⑶计时准确度,每天计时误差不超过1s。 ⑷整点自动报时,在离整点10s时,便自动发出鸣叫声,步长1s,每隔1s鸣叫一次,前四响是低音,最后一响为高音,最后一响结束为整点。
数电实验-简易数字时钟
浏览:106
数电实验-简易数字时钟
数字逻辑课程设计 时钟(修订)
浏览:40
纯VHDL文件 拥有闹铃 整点报时 日历 使用方法(打开文件shizhong.gdf文件编译即可(本人使用maxplus))
简易数字钟的设计(数字逻辑与数字系统课设)
浏览:49
基本要求 1、能进行正常的时、分、秒、 0.99秒的计时功能,分别由8个数码管显示24小时、60分钟、60秒钟、0.99秒的计数器显示。 2、能利用实验系统上的按键实现“校时”“校分”功能: ⑴按下“SA”键时,计时器迅速递增,并按24小时循环,计满23小时后回“00”; ⑵按下“SB”键时,计分器迅速递增,并按60分钟循环,计满59分钟后回“00”,但不向“时”进位; ⑷要求按下“SA”、“SB
数字逻辑课设:数字时钟(logisim文件).circ
浏览:126
4星 · 用户满意度95%
数字逻辑系统设计实验,使用74LS90,74LS390,7段数码管译码器,制作数字时钟,具有更改时间和报时功能
数字逻辑课程设计
浏览:45
5星 · 资源好评率100%
数字逻辑课程设计关于数字时钟的设计,包含电路图,仿真图,实验报告
数字逻辑电路课程设计报告 课题:数字钟
浏览:100
5星 · 资源好评率100%
基本要求 1) 设计一个有“时”、“分”、“秒”(23h59m59s)十进制显示,“秒”使用发光二极管闪烁显示,同时成为小时与分钟的显示分隔。 2)具有校时电路,对当前时间进行校时。具有校时、校分、校秒功能。 3) 用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试。 4)画出框图和逻辑电路图,写出设计、实验总结报告。 4)选做 a)闹钟系统 b) 整点报时功能。在59分59秒时输出1000
数字逻辑课程设计 弹道计时器的设计
浏览:148
4星 · 用户满意度95%
数字逻辑课程设计 是建好的工程,打开直接运行。需要用Proteus 8 Professional模拟器软件打开 1.功能分析 由题意可知,弹道计时器的主要功能是测量子弹等发射物穿过起始传感器和终止传感器 之间的距离所需要的时间,并将该时间显示出来。因此,该计时器需要由方波信号发生器、控 制电路、计数器和译码显示器等几个部分组成。控制电路收到起始传感器产生的信号ST后, 在一定频率脉冲作用下启动
CAD课设报告——秒表的设计
浏览:83
在Altium Designer(Protel)环境中,完成某一以MCS51单片机为核心的应用系统秒表的硬件电路设计,具体包括: 1)适当简述电路系统的工作原理 2)完成电路的原理图设计 3)完成电路的印刷电路板(PCB)设计 4)生成原理图、PCB板的相关报表。
logisim16位自动运算器
浏览:78
5星 · 资源好评率100%
利用封装好的运算器,以及RAM模块,寄存器模块,计数器等logisim模块构建一个自动运算电路,该电路由时钟驱动,可自动完成RAM模块(32*16位)0-15号单元的累加,并将累加的中间结果回存到同一RAM模块16-31号单元。 主电路最上面一行请将所有关键点的值用探测和隧道方式结合引出,用10进制方式显示,便于检查,运算器结果直接用16进制数码管显示
多功能电子钟(数字逻辑)
浏览:31
设计的多功能电子钟在下载验证之后能实现整点报时、校时、设置闹钟等功能。
Logisim绘制逻辑电路图
浏览:186
Logism是一款高效实用的应用程序,每一位用户都可以通过它来学习如何创建逻辑电路,方便简单。 它是一款基于Java的应用程序,方便学生来学习设计和模仿数字逻辑电路,可谓一款不折不扣的学习教育工具,方便你来学习电路的相关工作原理等等。
74ls90十进制数字24小时时钟设计图
浏览:57
4星 · 用户满意度95%
优点:设计简单,易操作,可添加额外功能,缺点:74ls90为异步十进制计数,反映不如同步计数快
基于logisim的8位模型计算机计组大作业
浏览:44
5星 · 资源好评率100%
本资源包含了基于logisim软件的8位模型计算机的.circ设计源文件,一共有几个逻辑单元:包括ALU、加减器、Control单元、CPU、时序发生器、循环累加器、取指令单元、寄存器等。下载即可使用logisim打开,欢迎下载参考学习
logisim大作业.zip
浏览:115
5星 · 资源好评率100%
北京工业大学 计算机组成原理课内大作业 Logisim完成单周期处理器开发
计算机组成原理实验1-四位ALU算术逻辑单元设计实验
浏览:128
5星 · 资源好评率100%
一. 实验目的 1.了解ALU的功能和使用方法 2.认识和掌握超前进位的设计方法 3.认识和掌握ALU的逻辑电路组成 4.认识和掌握ALU的设计方法 二. 实验原理 从结构原理图上可推知,本实验中的ALU运算逻辑单元由4个一位的ALU运算逻辑单元组成。每位的ALU电路由全加器和函数发生器组成。事实上,是在全加器的基础上,对全加器功能的扩展来实现符合要求的多种算术/逻辑
project 2003 实验参考
浏览:15
4星 · 用户满意度95%
这是老师给的project 2003 实验参考,基本把project讲完了
VHDL-12小时制时钟的制作
浏览:53
VHDL编写的可调整时间的12小时制时钟,可设置闹钟,程序并不复杂,逐条有注释
同步计数器
浏览:69
proteus7.8实现的模为12的同步计数器,可以同时实现顺序和逆序两种功能。
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
正版胡一星
2023-07-25
文件展示了作者对中山大学数电实验的深入研究,内容丰富,思路清晰。
葡萄的眼泪
2023-07-25
非常感谢作者分享这个优秀的实验时钟设计,对我帮助很大。
南小鹏
2023-07-25
这个文件详细介绍了中山大学数电实验时钟的设计过程,对于初学者来说非常易懂。
大禹倒杯茶
2023-07-25
作者在文件中提出了一些实用的解决方案,让我对时钟设计有了更深入的理解。
H等等H
2023-07-25
这个文件提供了一个很好的实验时钟设计案例,对于初学者来说是一个很好的学习资料。
ymyfszx
粉丝: 1
资源:
2
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
谷歌安装包99版本windows系统
OpenCV人脸识别C++代码实现Demo
google play app上架注意事项
555定时器+CD4040+74LS138芯片数字电路实现的8彩灯控制板设计硬件(原理图+PCB)工程文件.zip
五阶WENO格式,三阶RK推进
PYTHON图像识别识别人脸程序
Golang-Gin框架示例二十多个源码
自动驾驶-状态估计和定位-基于多传感器融合的状态估计(源码).pdf
基于Python实现的中文文本分析工具包+数据集+样例,含:文本分类、文本聚类、文本相似性、关键词抽取、情感分析、文本摘要
jitsi 开源视频会议docker镜像包
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功