没有合适的资源?快使用搜索试试~ 我知道了~
基于FPGA的计数器的程序设设计 (2).docx
1.该资源内容由用户上传,如若侵权请联系客服进行举报
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
版权申诉
0 下载量 57 浏览量
2023-03-10
19:46:17
上传
评论
收藏 867KB DOCX 举报
温馨提示
试读
23页
。
资源推荐
资源详情
资源评论
郑州轻工业学院
电子技术课程设计
题 目 _基于 FPGA 的计数器设计___
_________________________
学生姓名 _ XXX_________________
专业班级 _电子信息工程 10-01 班____
学 号 _5401001030XXX__________
院 (系) 电气信息工程学院___ ____
指导教师 _杜海明 耿鑫____________
完成时间 2013 年 06 月 22 日_______
郑州轻工业学院
课 程 设 计 任 务 书
题目
基于 FPGA 的计数器的程序设设计_______________
专业、班级 电子信息工程 学号
姓名 _____
主要内容、基本要求、主要参考资料等:
主要内容:
要求学生使用硬件描述语言(Verilog 或者 VHDL)设计基于 FPGA 的计数器的
源程序。实现如下功能:显示 1 个 0-9999 的四位计数器;四位七段数码管的译码与
显示。理解数码管的译码原理,同时需要做一个分频器,理解时钟分频的原理及意
义。
基本要求:
1、学会 quartusII 的使用,掌握 FPGA 的程序设计方法。
2、掌握硬件描述语言语法。
3、程序设计完成后要求在 quartusII 中实现功能仿真。
主要参考资料:
1、褚振勇. FPGA 设计及应用(第三版)[M].西安电子科技大学出版社.2012,4
2 、陈怀琛 .MATLAB 及在电子信息课程中的应用 [M]. 北京:电子工业出版
社.2008,1
完 成 期 限:
2013.6.21—2013.6.25
指导教师签名: ________________
课程负责人签名: ___________________
2013年 6 月 18日
基于 FPGA 的计数器程序设计
目 录
基于 FPGA 的计数器的程序设设计 ...............................................
i
摘
要..............................................
i
1 绪论.....................................................................................
1
1.1 FPGA 简介 ........................................
1
1.2 硬件描述语言 VHDL 特点 ............................ 1
1.3 软件开发工具 Quartus II 简介 .....................
2
2 整体设计方案........................................................................
3
3 各个模块的设计和功能的具体分析.........................................
4
3.1 分频器设计.......................................
4
3.1.1 设计原理 .............................................
4
3.1.2 源程序及其仿真波形 ....................................
4
3.1.3 RTL 电路图 ............................................
6
3.2 计数器设计.......................................
6
3.2.1 计数器及其应用 .......................................
6
3.2.2 计数器源程序及其仿真 .................................
7
3.3 锁存器设计........................................
9
3.3.1 锁存器及其应用 ........................................
9
3.3.2 16 位锁存器源程序及其仿真波形 .........................
9
3.4 显示部分设计...................................
10
3.4.1 七段数码管显示原理 ..................................
10
3.4.2 七段数码管源程序及其仿真 .............................
12
4 计数器顶层设计 ...................................................................
13
4.1.1 基于 VHDL 的自顶向下的设计方法 ........................ 13
4.3.2 顶层设计源文件及其仿真波形 ...........................
13
基于 FPGA 的计数器程序设计
总 结....................................................................................
17
参考文献 .................................................................................
18
附 录....................................................................................
19
基于 FPGA 的计数器程序设计
基于 FPGA 的计数器的程序设设计
摘 要
本文介绍了一种基于FPGA的,由顶层到底层设计的数字频率计。本文主要包括
该频率计的设计基础和实现方法以及译码与显示等内容, 描述了它的设计平台、工
作原理和软硬件实现。本设计主要有分频器、四位计数器、 16位锁存器以及数码管
显示电路。计数器设计采用 VHDL硬件描述语言编程 ,极大地减少了硬件资源的占用,
仿真与分析结果表明,该数字频率计性能优异,软件设计语言灵活,硬件简单,速
度快。
关键词 FPGA 计数器 VHDL
i
剩余22页未读,继续阅读
资源评论
คิดถึง643
- 粉丝: 3921
- 资源: 1万+
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功