没有合适的资源?快使用搜索试试~ 我知道了~
EDA/PLD中的基于FPGA的发电机组频率测量计的实现
需积分: 0 0 下载量 121 浏览量
2020-12-08
13:51:58
上传
评论
收藏 243KB PDF 举报
温馨提示
试读
3页
摘 要:利用Verilog HDL 硬件描述语言自顶向下的设计方法和QuartusⅡ 软件,在复杂的可编程逻辑器件(FPGA, Field Programmable Gate Array)中实现了发电机组频率测量计的设计。该设计采用了光电隔离技术,提高了系统可靠性和稳定性。通过仿真,表明这种方法与传统方法设计的数字电子系统相比,便于频率测量范围的扩展,同时其可移植性强、可更改性好。 关键词: FPGA; 发电机组; 频率测量计; Verilog HDL 1 引言 在现代社会中,电资源成为人们生活当中不可缺少的一部分,而发电机和电动机在电力系统中扮演着非常重要的角色。在
资源推荐
资源评论
资源评论
weixin_38576561
- 粉丝: 4
- 资源: 903
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功