没有合适的资源?快使用搜索试试~
我知道了~
文库首页
开发技术
硬件开发
32位定-浮点乘法器设计
32位定-浮点乘法器设计
verilog
需积分: 46
14 下载量
13 浏览量
2014-09-03
20:52:22
上传
评论
2
收藏
1.74MB
PDF
举报
温馨提示
立即下载
介绍乘法器的设计,可以看看哦,主要是关于定点和浮点的问题
资源推荐
资源评论
32位的乘法器
浏览:58
此代码利用移位法实现了乘法器,并且对带时钟的进行了改进,分为同步和异步两种,仿真测试没有漏洞。
32位限位浮点数乘法器
浏览:198
在学习《自己设计制作CPU与单片机》这本书时,根据书中的线索在quartus II 13.1下斗出来的32位限位浮点数的乘法器(一样的步骤设计其除法器)。
32位浮点阵列乘法器的设计及算法比较
浏览:185
32位浮点阵列乘法器的设计及算法比较
用硬件描述语言设计浮点乘法器(原码一位乘法)
浏览:161
5星 · 资源好评率100%
用硬件描述语言设计浮点乘法器(原码一位乘法) 课程设计报告。 很全面的
IEEE754浮点数乘法设计
浏览:113
IEEE754浮点数乘法设计,针对IEEE754标准,使用C语言对IEEE754浮点数表示和乘法计算过程进行了还原,编译器和IDE分别为GC++和DEV c++。
verilog编写一个符合IEEE标准的32位单精度乘法器
浏览:187
使用verilog实现了设计了一个符合IEEE标准的32位单精度浮点数乘法器,并使用Modelsim进行仿真。
32位单精度浮点乘法器的FPGA实现
浏览:69
32位单精度浮点乘法器的FPGA实现
16位乘法器 很有用
浏览:12
4星 · 用户满意度95%
16位乘法器 16位乘法器 16位乘法器 16位乘法器
32位乘法器,仿真,代码,工程文件
浏览:199
4星 · 用户满意度95%
32乘法器实现,仿真,工程文件都在,还有波形文件,直接可以用的工程。
用Verilog 语言实现alu的设计
浏览:36
Verilog HDL是一种硬件描述语言(HDL:Hardware Description Language),以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。 Verilog HDL和VHDL是世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由Gateway Design Automation公
单片机与DSP中的单片DSP处理器功能系统的SOPC技术设计
浏览:168
通过Matlab和DSP Builder或直接用VHDL设计并生成复数乘法器、整数乘法器和浮点乘法器等硬件模块,将它们定制为相应的指令,从而将软件的灵活性和硬件的高速性结合起来,较好地解决了传统DSP处理器所面临的速度问题...
Achronix - Machine Learning Processing震惊!FPGA运算单元可支持高算力浮点
浏览:152
MLP全称Machine Learning Processing单元,是由一组至多32个乘法器的阵列,以及一个加法树、累加器、还有四舍五入rounding/饱和saturation/归一化normalize功能块。同时还包括2个缓存,分别是一个BRAM72k和LRAM2k...
C语言通用范例开发金典.part2.rar
浏览:138
5星 · 资源好评率100%
范例1-32 头插法建立单链表 75 ∷相关函数:createlist函数 1.3.2 限制链表长度建立单链表 77 范例1-33 限制链表长度建立长单链表 77 ∷相关函数:createlist函数 1.3.3 尾插法建立单链表 79 范例1-34 尾插法...
C 开发金典
浏览:105
5星 · 资源好评率100%
范例1-32 头插法建立单链表 75 ∷相关函数:createlist函数 1.3.2 限制链表长度建立单链表 77 范例1-33 限制链表长度建立长单链表 77 ∷相关函数:createlist函数 1.3.3 尾插法建立单链表 79 范例1-34 尾插法...
EDA/PLD中的32位单精度浮点乘法器的FPGA实现
浏览:96
摘 要: 采用Verilog HDL语言, 在FPGA上实现了32位单精度浮点乘法器的设计, 通过采用改进型Booth编码,和Wallace 树结构, 提高了乘法器的速度。本文使用Altera Quartus II 4.1仿真软件, 采用的器件是EPF10K100EQ 240 -1, 对乘法器进行了波形仿真, 并采用0.5CMOS工艺进行逻辑综合。 关键词: 浮点乘法器; Boo th 算法; W
浮点数乘法器,verilog
浏览:32
4星 · 用户满意度95%
浮点数乘法器,verilog,可直接综合
课程设计报告——用硬件描述语言设计浮点乘法器(原码一位乘法)
浏览:84
完完整整的课程设计报告——用硬件描述语言设计浮点乘法器(原码一位乘法),仅去除了作者和指导老师名字
浮点数乘法器的FPGA实现
浏览:169
讲述了如何在FPGA开发板上开发带有浮点数的乘法器
32bit ALU verilog code
浏览:129
3星 · 编辑精心推荐
根据ALUop的不同,可以实现加、减、或、乘、除、取模运算,你也可以在此基础上增加其他运算。
Verilog编写的32位ALU(运算器)
浏览:38
4星 · 用户满意度95%
用Verilog编写的32位ALU(运算器),具有与、或逻辑运算;加、减算术运算;小于置一,零检测,以及溢出检测等功能。其中加法运算是采用了快速进位链
Verilog HDL实现单精度浮点乘法器
浏览:55
5星 · 资源好评率100%
舍入过程中可以使用直接choping和就近舍入,考虑可就近舍入过程中引起尾码加一导致阶码增加的情况。已通过Quartus_ii\Modelsim的联合仿真。
乘法器的verilog HDL设计汇总
浏览:164
从做实验遇到Wallace树乘法器开始,对乘法器的理解受到了阻碍,于是接下来的一个星期,专门研究汇总乘法器的verilog HDL设计,最终算是大概完成。这里给出了7种乘法器的设计。希望遇到问题而无助的你能够找到方向。
乘法器_乘法器vivado_vivado乘法器_verilog_vivado乘法器_vivado乘法ip核_
浏览:118
5星 · 资源好评率100%
vivado 调用乘法器IP核实现乘法运算
C语言通用范例开发金典.part1.rar
浏览:122
5星 · 资源好评率100%
范例1-32 头插法建立单链表 75 ∷相关函数:createlist函数 1.3.2 限制链表长度建立单链表 77 范例1-33 限制链表长度建立长单链表 77 ∷相关函数:createlist函数 1.3.3 尾插法建立单链表 79 范例1-34 尾插法...
《你必须知道的495个C语言问题》
浏览:97
5星 · 资源好评率100%
如果一个全局变量初始值为“零”,它可否作为空指针或浮点零? 18 1.32 下面的代码为什么不能编译? intf(){char a[]="Hello, world!";} 18 *1.33 下面的初始化有什么问题?编译器提示“invalid initializers ...
你必须知道的495个C语言问题
浏览:179
5星 · 资源好评率100%
如果一个全局变量初始值为“零”,它可否作为空指针或浮点零? 1.32 下面的代码为什么不能编译?intf(){chara[]="Hello,world!";} *1.33 下面的初始化有什么问题?编译器提示“invalidinitializers”或其他信息。...
并行计算导论(原书第2版).[美]Ananth Grama(带详细书签).pdf
浏览:33
5星 · 资源好评率100%
书中选择MPI(Message Passing Interface)、POSIX线程和OpenMP这三个应用最广泛的编写可移植并行程序的标准作为编程模型,并在不同例子中反映了并行计算的不断变化的应用组合。本书结构合理,可读性强,加之每章精心...
C语言FAQ 常见问题列表
浏览:99
5星 · 资源好评率100%
o 2.2 64 位机上的 64 位类型是什么样的? o 2.3 怎样定义和声明全局变量和函数最好? o 2.4 extern 在函数声明中是什么意思? o 2.5 关键字 auto 到底有什么用途? o 2.6 我似乎不能成功定义一个链表。我试过 ...
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
syzyzyw
粉丝: 0
资源:
1
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
潍微科技水表调试软件-倒流可测
Screenshot_20240502_001811_com.smile.gifmaker.jpg
003 redis分布式锁 jedis分布式锁 Redisson分布式锁 分段锁
idea下划线转驼峰插件
gcc+makefile你必须懂得前提知识
AK手机最新版.apk
简单的学生信息管理系统
数据库课程设计-企业员工培训管理系统.doc
spy++ 17.0.34511.75 VS2022 提取 32/64位
蓝牙测试软件-HC-05AT测试版
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功