74HC20-芯片资料介绍.pdf
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
74HC20-芯片资料介绍 74HC20是高速度Si-gate CMOS设备,兼容低功率Schottky TTL(LSTTL),符合JEDEC标准No. 7A。该芯片提供了4输入NAND门逻辑功能。 功能特性: * 输出能力:标准 * ICC分类:SSI 概述: 74HC20是高速度Si-gate CMOS设备,提供4输入NAND门逻辑功能,pin兼容低功率Schottky TTL(LSTTL),符合JEDEC标准No. 7A。 快速参考数据: * GND = 0 V; Tamb = 25 °C; tr = tf = 6 ns * CPD用于确定动态功率损耗(PD in µW):PD = CPD × VCC2 × fi + ∑ (CL × VCC2 × fo) * fi= 输入频率MHz * fo= 输出频率MHz * CL= 输出负载电容pF * VCC = 供电电压V * ∑ (CL × VCC2 × fo) = 输出之和 引脚描述: * PIN NO. 1, 9: A, 2A 数据输入 * PIN NO. 2, 10: B, 2B 数据输入 * PIN NO. 3, 11: 未连接 * PIN NO. 4, 12: C, 2C 数据输入 * PIN NO. 5, 13: D, 2D 数据输入 * PIN NO. 6, 8: Y, 2Y 数据输出 * PIN NO. 7: GND 地(0 V) * PIN NO. 14: VCC 正电源电压 逻辑符号: * Fig. 1: 引脚配置 * Fig. 2: 逻辑符号 * Fig. 3: IEC 逻辑符号 * Fig. 4: 功能图 * Fig. 5: HC 逻辑图(一个门) * Fig. 6: HCT 逻辑图(一个门) 功能表: * 74HC20 提供了4输入NAND门逻辑功能 技术参数: * tPHL/tPLH propagation delay:nA, nB, nC, nD to nY = 8 ns * CI 输入电容:3.5 pF * CPD功率损耗电容:217 pF 74HC20是一款高速度Si-gate CMOS设备,提供了4输入NAND门逻辑功能,pin兼容低功率Schottky TTL(LSTTL),符合JEDEC标准No. 7A。
- 粉丝: 1
- 资源: 2837
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
- 1
- 2
前往页