这在某些场合是绝对不允许的,为了消除机械开关的抖动,可在开关 S 与输入端 A
之间接入一个 RS 触发器(见图 42 所示),就能使 F 端产生很清晰的阶跃信号。那么这种
带 RS 触发器的开关通常称为无抖动开关(或称为逻辑开关)。而把有抖动的开关称为数
据开关。
TTL 集成触发器主要有三种类型:锁存器、D 触发器和 JK 触发器。锁存器是电位型
触发器。由于它存在“空翻”,不能用于计数器和移位寄存器,只能用于信息寄存器。维
阻 D 触发器,克服了“空翻”现象,所以称作维阻型触发器。
主从型触发器,虽然克服了“空翻”,但存在一次变化问题,即在 CP=1 期间,J、K
端若有干扰信号,触发器可能产生误动作,这就降低了它的抗干扰能力,因而使用范围受
到一定的限制。边沿触发型 JK 触发器抗干扰性能较好,故应用广泛。
图 43 是集成 JK、D 触发器的逻辑符号。图中 RD 为复位输入端,SD 为置位输入
端,端旁的小圆圈表示低电平驱动。当 SD 和 RD 端有加“0”信号驱动时,触发器的状态
不受 CP 及控制输入端所处状态的影响。CP 为时钟输入端,在 SD=RD=1 时,只有在 CP
脉冲的作用时才使触发器状态更新。CP 端有小圆圈,表示该触发器在 CP 产脉冲的负沿时
翻转。CP 端没有小圆圈,表示该触发器在 CP 脉冲的正沿时翻转。在部分国外的触发器符
号中,CP 端的小圆圈上加有尖角标志,表示该触发器是负沿触发器的边沿触发器,如图
43(C) 所示。J、D、K 为触发器的控制信号输入端,它们是触发器更新状态的数据。若
J、K、D 有两个或两个以上的输入端时,就将这些端子画成与门的形式,如图 4.3(a)、
(b)中所示。Q 和 Q’为两个互补输出端,通常把 Q=1,Q’=0 的状态,定为触发器的 1 状
态,而把 Q=0,Q’=1 的状态定为触发器的 0 状态。
评论0
最新资源