没有合适的资源?快使用搜索试试~
我知道了~
文库首页
开发技术
硬件开发
verilog产生高斯随机数
verilog产生高斯随机数
共10个文件
v:7个
mif:3个
VERILOG
高斯随机数
5星
· 超过95%的资源
需积分: 33
156 下载量
18 浏览量
2012-09-14
10:12:04
上传
评论
11
收藏
18KB
RAR
举报
温馨提示
立即下载
利用移位寄存器产生均匀随机数,再利用Box-Muller产生高斯随机数。
资源推荐
资源详情
资源评论
高斯分布随机数Verilog HDL程序设计.doc
浏览:92
5星 · 资源好评率100%
高斯分布随机数Verilog HDL程序设计
chaotic_1d_jarcpn_fpga_chaotic_verilog_modelsim随机数_
浏览:142
5星 · 资源好评率100%
一维超混沌随机数的生成verilg,还有testbench仿真激励,modelsim的仿真工程。
verilog产生随机码
浏览:53
简单的小程序,用以为寄存器产生伪随机码。有仿真图,verilog编写。
random_num_gen.zip_random_randomnum_random(num)_随机数 verilog_随机数生
浏览:133
本人用verilog编写的随机数生成文件,经测试可用。
randm_randm_Verilog产生伪随机数模块_
浏览:19
用于产生8位伪随机数,包含源代码与testbench代码
高斯信道的Verilog实现代码
浏览:197
高斯信道的Verilog实现代码,包含顶层测试模块,含有注释
伪随机数产生的verilog文件
浏览:47
4星 · 用户满意度95%
伪随机数产生的verilog文件 LFSR
伪随机码生成器的verilog代码,包含测试程序
浏览:159
4星 · 用户满意度95%
文档为8位的伪随机码生成器的verilog代码,包含测试程序,仿真时没有问题的,已经验证过,可以下载下来,学习使用。
随机信号发生器Verilog
浏览:39
5星 · 资源好评率100%
使用LFSR和CASR构成随机数或随机信号发生器;Verilog实现
高斯白噪声matlab代码-gng:高斯噪声发生器VerilogIP内核
浏览:10
高斯白噪声matlab代码高斯噪声发生器(GNG)Verilog IP内核 介绍 高斯噪声发生器内核产生标准正态分布的白高斯噪声,可用于将BER测量到极低的BER电平(〜$ 10 ^ {-15} $)。 内核使用64位组合Tausworthe生成器和逆正态累积分布函数的近似值,该函数获得的PDF是高斯的,最高为9.1 $ \ sigma $。 目录组织 doc *设计文件 sim *模拟文件mod
八位的伪随机数产生的verilog文件.rar_register verilog _verilog random_verilo
浏览:78
八位的伪随机数产生的verilog文件linear-feedback-shift-register
自己用C编的随机数发生器,可以产生高斯和均匀分布随即数
浏览:90
3星 · 编辑精心推荐
VC随机数发生器工程包,拿去就可以编译运行了
随机数产生源程序_伪随机数_verilog_
浏览:114
5星 · 资源好评率100%
伪随机数产生代码以及说明文件,用于产生伪随机数
高斯随机数产生原理及代码
浏览:163
5星 · 资源好评率100%
详细描述如何产生高斯随机数,并给出相应的实现代码。
用c语言产生高斯随机数,瑞利,泊松随机数。
浏览:60
5星 · 资源好评率100%
本资源有三个c程序产生服从高斯分布的随机数,瑞利分布的随机数,以及泊松分布的随机数,并用matlab产生图形,分析理论值和仿真值。
Matlab代码verilog-Gaussian_Num_Gen:基于FPGA的高斯数发生器
浏览:58
Matlab代码verilog 高斯数 基于FPGA的高斯数发生器。 针对Xilinx Kintex Ultrascale。 包括Matlab参考和带有Verilog源代码的Vivado项目。
随机数产生源程序FPGA模块Verilog设计源代码.rar
浏览:76
随机数产生源程序FPGA模块Verilog设计源代码.rar
verilog编写的伪随机序列发生器
浏览:31
5星 · 资源好评率100%
此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。 此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
高斯随机数FPGA
浏览:155
利用box-muller产生高斯随机数,verilog代码,亲测有效
Random函数
浏览:133
对Random函数的详细解答,以帮助你对其应用的理解
产生正态分布的随机数列
浏览:37
产生正态分布的随机数列,在数字计算,产生随机数列。
用函数IDINPUT生成随机高斯信号,随机二元序列信号,伪随机二元序列信号和组合正弦信号。
浏览:171
5星 · 资源好评率100%
用函数IDINPUT生成随机高斯信号,随机二元序列信号,伪随机二元序列信号和组合正弦信号。
Matlab代码verilog-random-normal-verilog:不可合成的Verilog项目,可随机生成正态分布的数字
浏览:189
Matlab代码verilog 随机正态验证 不可合成的Verilog项目,可随机生成正态分布的数字。 该项目是为我在圣地亚哥州立大学的COMPE 470课程而设计的。 Verilog代码无意在任何FPGA板上合成。 该项目无法满足大多数时序规范的要求。 该存储库中包含的项目报告字doc中讨论了该项目的其他缺点。 包含每个模块的测试平台,以查看各自的性能。 包含的matlab脚本用于验证程序的输出
FPGA 随机数实现
浏览:32
5星 · 资源好评率100%
适用verilog 语言实现一个随机数发生器!
伪随机数产生的verilog文件-专业指导文档类资源
浏览:88
伪随机数产生的verilog文件 LFSR 伪随机数产生的verilog文件 LFSR 伪随机数产生的verilog文件 LFSR 伪随机数产生的verilog文件 LFSR
基于FPGA的高斯分布随机数的生成_姚若河.zip_FPGA 随机数_FPGA产生随机数_fpga随机数_gaosi_高斯随机数
浏览:122
介绍了一种利用fpga硬件平台产生高斯随机数的算法
FPGA 随机数生成IP核
浏览:193
5星 · 资源好评率100%
采用Verilog源码的形式写的随机数发生器,如果需要产生均匀随机数,需要采用SHA256进一步处理
Matlab代码verilog-awgn_boxmuller:由VerilogHDL在XilinxVirtexUltra-ScaleFPGA上
浏览:190
Matlab代码verilog awgn_boxmuller 一,引言 由Verilog HDL在Xilinx Virtex Ultra-Scale FPGA上实现的Fmax高达320MHz的FPGA的AWGN信号发生器IP。 生成器基于Box-Muller算法,定点处理以及精度分析请参考以下论文: -DU Lee,JD Villasenor,W。Luk和PHW Leong,“使用Box-Mull
串口助手工具合集.zip
浏览:195
5星 · 资源好评率100%
收集整理常用的一些串口工具,比如串口波形显示,modbus协议调试,串口多条发送等各种功能软件。
OLED显示温度和时间-STM32F103C8T6(完整程序工程+原理图+相关资料).zip
浏览:139
5星 · 资源好评率100%
OLED 屏幕显示时间,温度。时间可以校准,屏幕通过取模,可以显示汉字。
收起资源包目录
高斯随机数.rar
(10个子文件)
高斯随机数
ROMLOG111.v
6KB
GAUSS.v
896B
ROMcos111.v
6KB
mult_block.v
991B
ROMsin.mif
18KB
rng2.v
472B
ROMsin111.v
6KB
ROMlog.mif
19KB
ROMcos.mif
18KB
rng1.v
428B
共 10 条
1
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
xiejinsheng
2015-01-12
这个程序只实现均匀分布 不是高斯分布啊
ace阿超
2014-07-15
利用移位寄存器产生均匀随机数,下下来看看
wangyuting123
2014-06-16
很不错,能够实现,有图有仿真
我叫啥
2014-05-04
随机数发生器,不错,试过了,非常有用!!
u010347026
2014-03-05
程序不错,仿真通过
1
2
3
前往
页
jessis1234
粉丝: 1
资源:
5
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
test_kong.zip
springboot权限验证学习-下
SeetaFace6人脸质量评估C++代码实现Demo
OCAuxiliaryTools
制药公司QC顶岗实习专题报告
Rust 全面指南:从基础到高级,一网打尽 Rust 的编程知识
stm32f407-dm9161-drv
新沂市健儿乐药店销售专员实习专题报告
基于Django框架开发简单的物联网平台
基于UC3842+LTS26Q1565A设计PC机充电器 硬件(原理图+PCB)工程文件.zip
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功
- 1
- 2
- 3
前往页