实验十一 同步计数器的逻辑功能测试及应用
实验十一 计数器 74LS161 的逻辑功能测试及应用
一、 实验目的
1、熟悉集成计数器触的逻辑功能与各控制端作用。
2、掌握集成计数器逻辑功能测试方法。
3、掌握计数器使用方法。
二、 实验设备与器件
1、实验设备:DLBS 系列数字逻辑实验箱 1 个,MF47 型万用表1台。
2、实验器件:74LS161 集成同步计数器×2 片,四二输入与非门 74LS00×1 块。
三、实训器件说明
1、 74LS161 集成同步计数器
74LS161 就是一种同步四位二进制同步加法计数器,计数范围就是 0~15,具有异步
清零、同步置数、保持与二进制加法计数等逻辑功能。图11、1 所示为 74LS161 的管脚
图与逻辑功能示意图。图中
CR
端就是异步清零控制端,当
CR
=0 时,输出 Q3Q2Q1Qo 全
为零,实现异步清除功能。
LD
就是同步置数控制端,当
CR
=1,
LD
=0,且 CP=CP↑时,输
出 Q3Q2Q1Qo=D3D2D1Do,实现同步预置数功能。CTP 与 CTT 就是计数控制端,CP 就是上升
沿有效的时钟脉冲输入端,D0~D3 就是并行数据输入端,Q0~Q3 就是计数输出端,CO 就
是进位输出端,且进位输出信号 CO=CTt=Q3Q2Q1Qo ,它可以用来实现电路的级联扩展。
7
4LS161 的逻辑功能如表 6、9 所示。表中各控制输入端按优先级从高到低的次序排
列,依次为
CR
、
LD
、CTp 与 CTt,其中 CR 优先级最高。计数输出 Q3 为最高位,Qo 为最
低位。
表 6、9 74LS161 的逻辑功能表
输入 输出
D3
×
D3
×
×
×
D2
×
D2
×
×
×
D1
×
D1
×
×
×
Do
×
D0
×
×
×
Q3
0
D3
保持
二进制加法计数
Q2
0
D2
Q1
0
D1
Qo
0
D0
CR
0
1
1
1
1
LD
×
0
1
1
1
CTp
×
×
0
×
1
CTt
×
×
×
0
1
CP
×
↑
×
×
↑
保持