没有合适的资源?快使用搜索试试~
我知道了~
文库首页
课程资源
嵌入式
基于FPGA的数字频率计的设计与实现
基于FPGA的数字频率计的设计与实现
FPGA
需积分: 10
13 下载量
147 浏览量
2012-10-31
19:07:35
上传
评论
1
收藏
329KB
PDF
举报
温馨提示
立即下载
基于FPGA的数字频率计的设计与实现pdf文档
资源推荐
资源评论
基于FPGA的数字频率计设计
浏览:96
5星 · 资源好评率100%
本文要设计一个8位十进制数字频率计,需要由四种器件来组成,即:测频控制信号发生器(FTCTRL)、有时钟使能的十进制计数器(CNT10)、32位锁存器(REG32B)、除法器模块(division). 因为是8位十进制数字频率计,所以计数器CNT10需用8个,7段显示LED7也需用8个. 频率测量的基本原理是计算每秒钟内待测信号的脉冲个数。 为此,测频控制信号发生器FTCTRL应设置一个控制信号时
基于FPGA 的数字频率计设计
浏览:47
4星 · 用户满意度95%
这是一份基于FPGA的数字频率计的设计,用到了verilog 语言,通过检测波形的高低电平来计算出该波形的频率大小并显示在数码管上。
基于FPGA的数字频率计(ISE工程)
浏览:125
5星 · 资源好评率100%
根据全国大学生电子设计竞赛题目《简易数字频率计》的要求设计,测量范围0-1Mhz ,测量精度满足题目中要求, 所用开发板为 xilinx spartan 3ES。具体设计过程可以参考博客 。http://blog.csdn.net/li200503028
基于FPGA的数字频率计的源代码.docx
浏览:179
一种基于FPGA的数字频率计,基于Quartus II 软件编译,代码较多近30页,有主模块、显示模块,做出了显示功能,大家下载观看时需好好参详,可为电子设计大赛做一个初步学习
计算相位差程序
浏览:48
5星 · 资源好评率100%
计算相位差程序,2个相同频率信号的相位差
基于单片机相位差测量
浏览:180
3星 · 编辑精心推荐
一、引言 在电工仪表、同步检测的数据处理以及电工实 验中,常常需要测量两列同频信号之间相位差。例 如,电力系统中电网并网合闸时,要求两电网的电信 号之间的相位相同,这时需要精确测量两列工频信 号的相位差。相位差测量的方法很多,典型的传统方 法是通过示波器观测,这种方法误差较大,读数不方 便。为此,我们设计了一种基于单片机的相位差测量 仪,该仪以单片机和锁相环倍频电路为核心,实现了 工频信号相位差的
基于FPGA数字频率计的设计
浏览:147
本文主要论述了利用FPGA进行测频计数,单片机实施控制多功能频率计的过程。该频率计利用等精度的设计方法,克服了基于传统测频原理的频率计的测量精度随被测信号频率的下降而下降的缺点。等精度的测量方法不但具有较高的测量精度,而且在整个频率区域保持恒定的测试精度。该频率计利用FPGA来实现频率,周期,脉宽和占空比的测量计数。利用单片机完成整个测量电路的测试控制,数据处理和显示输出。
基于FPGA数字频率计的实现
浏览:189
5星 · 资源好评率100%
基于FPGA数字频率计的实现 对学习很有帮助
基于FPGA的数字频率计设计报告.doc
浏览:94
5星 · 资源好评率100%
基于FPGA的数字频率计设计报告.doc
基于FPGA数字频率计的设计及应用.doc
浏览:35
基于FPGA数字频率计的设计与实现,有完整的仿真结果实验,板子介绍,功能介绍,功能实现等等。使用Verilog语言,对各项技术也有详细的介绍
基于FPGA的数字频率计原理设计与实现.pdf
浏览:49
基于FPGA的数字频率计原理设计与实现.pdf
基于FPGA数字频率计设计
浏览:161
5星 · 资源好评率100%
本设计使用VHDL语言写的,并在QuartusII 12.0上进行了仿真实验,并在A-C5FB开发板上进行验证。
基于FPGA的频率计设计
浏览:177
4星 · 用户满意度95%
基于fpga的频率计设计 内部包含5个pdf 文件
基于FPGA的数字频率计
浏览:21
4星 · 用户满意度95%
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存和译码显示电路4部分。其中分频模块输出的闸门信号控制计数器的计数。计数模块由八个十进制计数器组成,测量范围0HZ~99MHZ,各计数器的输出的BCD码送译码变成十进进制数送LCD显示
基于FPGA数字频率计
浏览:163
4星 · 用户满意度95%
基于FPGA数字频率计 基于FPGA数字频率计 基于FPGA数字频率计 基于FPGA数字频率计 基于FPGA数字频率计
基于FPGA的8位数字频率计设计(VHDL)
浏览:50
4星 · 用户满意度95%
基于FPGA的数字频率计,采用VHDL实现,通过8位数码管显示
EDA课程设计期末大作业——基于FPGA的数字频率计设计.rar
浏览:28
《基于FPGA的数字频率计设计》 本科时候的EDA课程期末大作业,内含完整报告,代码,PCB和原理图,压缩包是我完整提交给老师的部分。 *利用QuartusII开发软件,使用Verilog 程序编写。 频率计的核心测频模块采用了...
基于FPGA数字频率计的SOPC实现.doc
浏览:170
5星 · 资源好评率100%
基于FPGA数字频率计的SOPC实现.doc
基于FPGA下的数字频率计
浏览:63
自己制作编写的用于FPGA下的数字频率分析计,使用简单,做简单介绍。
基于FPGA的频率计
浏览:171
vhdl fpga 频率计 采用vhdl编写频率计
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
fjinqian
粉丝: 0
资源:
11
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
重庆市下属38个区县geojson 用于ECharts大屏
互联网技术+深入剖析:搜索引擎的工作原理、优化技巧与提升使用体验之道.md
npcap-1.79.exe
辨析题 老区(2).pptx
AWSAWSAWSAWSAWS
sentinel服务器软件
Unlocker V4.27 for VMware Workstation Pro/Player 16/17
SeetaFace6人脸特征提取与对比C++代码实现Demo
计算机知识+注册表操作+打开注册表的详细步骤.md
电赛资源dd.docx
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功