没有合适的资源?快使用搜索试试~
我知道了~
文库首页
课程资源
专业指导
verilog编写的伪随机序列发生器
verilog编写的伪随机序列发生器
共1个文件
v:1个
verilog
需积分: 20
7 下载量
46 浏览量
2020-06-22
06:30:55
上传
评论
收藏
1KB
ZIP
举报
温馨提示
立即下载
此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
资源推荐
资源详情
资源评论
m序列发生器(线性移位寄存器)mseq
浏览:130
m序列发生器(线性移位寄存器)产生伪随机码,即m序列。m序列的长度P由移位寄存器级数决定,m序列产生后,进入调相器对载波进行调相,由线性移位寄存器产生的m序列同时送入延迟码产生器,该延迟码产生器输出n路延时不同的延迟码分别进入n路距离相关器作为参考信号。n路距离相关器用于显示在有效探测范围内探测到的目标,每路相关器延迟码的延时均为码元宽度t。的整数倍,相邻的两路之间相差一个码元宽度。
伪随机序列发生器 verilog
浏览:52
4星 · 用户满意度95%
伪随机序列 发生器 verilog quartus仿真,带ROM模块
伪随机码生成器的verilog代码,包含测试程序
浏览:192
4星 · 用户满意度95%
文档为8位的伪随机码生成器的verilog代码,包含测试程序,仿真时没有问题的,已经验证过,可以下载下来,学习使用。
伪随机信号发生器 verilog
浏览:19
4星 · 用户满意度95%
伪随机信号发生器,m序列,用verilog代码编写
伪随机序列verilog程序
浏览:104
生成伪随机序列的verilog代码,可以通过Modelsim仿真。
m序列发生器 verilog
浏览:66
5星 · 资源好评率100%
用VERILOG 产生伪随机序列,已做仿真。仿真结果包含在工程中。
最新的伪随机序列发生器
浏览:12
5星 · 资源好评率100%
这是本人利用国外最新技术设计的最新的伪随机序列发生器。
FPGA的伪随机序列发生器设计
浏览:159
FPGA的伪随机序列发生器设计,写得比较详细,分享给有需要的朋友
基础电子中的m序列发生器-伪随机序列发生器
浏览:29
m序列码也称伪随机序列码,其主要特点是: (1)每个周期中,“1”码出现2n-1次,“0”码出现2n-1次,即0、1出现概率几乎相等。 (2)序列中连1的数目是n,连0的数目是n-1。 (3)分布无规律,具有与白噪声相似的伪随机特性。 由于具有这些特点,m序列码在通信、雷达、系统可靠性测试等方面获得了广泛地应用。m序列码发生器是一种反馈移位型结构的电路,它由n位移位寄存器加
基于Verilog的伪随机序列的发生及曼彻斯特编码
浏览:106
3星 · 编辑精心推荐
本工程为2011年电子设计大赛E题信号发生程序的一部分,实现了伪随机序列的发生及曼彻斯特编码,仿真环境为ISE10.1与ModelSim联合仿真,附有仿真结果图。
verilog产生随机码
浏览:113
简单的小程序,用以为寄存器产生伪随机码。有仿真图,verilog编写。
伪随机序列的产生c语言和verilog实现
浏览:125
5星 · 资源好评率100%
伪随机序列的产生c语言和verilog实现,原理和特性里面都有所介绍,可以直接方便的参考,代码本人撰写完成;没任何问题!
随机信号发生器Verilog
浏览:142
5星 · 资源好评率100%
使用LFSR和CASR构成随机数或随机信号发生器;Verilog实现
FPGA实现的伪随机序列码发生器
浏览:78
4星 · 用户满意度95%
一个用verilog写的伪随机发生器~~供大家参考~~
伪随机数发生器的FPGA实现与研究
浏览:176
伪随机数发生器的FPGA实现与研究
小m序列发生器
浏览:152
编写一个matlab函数文件 其输入为本原多项式 输出为m序列 程序说明; 输入: n 为产生m序列的移位寄存器的个数 c oct 为本原多项式的八进制表示 输出:mseq 为生成的长度为 2^n 1 的m序列
m序列发生器
浏览:105
很好用的m序列发生器程序,简单实用。通过移位寄存器产生的m序列
MATLAB m序列发生器
浏览:86
m序列是伪随机编码信号 此函数用来生成m序列 coef为反馈系数向量
基于quartus的m序列产生
浏览:36
fpga m序列产生
verilog语言编写的dds信号发生器
浏览:4
verilog语言编写的dds信号发生器,可以实现波形变换(方波、正弦波、三角波、锯齿波)、频率变换,整幅变换,三大主要功能
基于FPGA伪随机序列发生器设计
浏览:21
随机序列广泛应用于密码学、通信、雷达、导航等多个领域,本文提出了一种基于FPGA的伪随机序列产生方法,应用移位寄存器理论从序列的本原多项式出发,获得产生该序列的移位寄存器反馈逻辑式,结合FPGA芯片结构特点,在序列算法实现中采用元件例化语句。算法运用VHDL语言编程,以A1tera的QuartusⅡ软件为开发平台,给出了序列的仿真波形。序列的统计特性分析表明:该方法产生的序列符合rll序列的伪随机
用verilog编写m序列代码
浏览:17
5星 · 资源好评率100%
用verilog 编写的m序列代码,很好用的哦,特别对用ISE的朋友。
BitSync_quartus_verilog_位同步技术_m序列发生器_m序列_
浏览:122
5星 · 资源好评率100%
内含两个工程,一个用于产生M序列,一个用于M序列的位同步时钟提取、输出。两个工程均基于Cyclone IV FPGA。实测频率范围为100k-400k,能完美锁住相位。
kodo:随机序列发生器
浏览:18
江户 Kodo是一种生成器,它利用MD5和base64等各种算法来简化随机字符串和序列的创建。 安装 从rubygems下载宝石: $ gem install kodo 演算法 随机的 $ kodo -a random ocj8=g[imQ ` e \? Zu $ kodo -a random -m 32 JCHeWIbnomFq=[RD \1 r0_vE2hTVZXL <> Base64
收起资源包目录
957016c3f99849c5a090516040128a3b.zip
(1个子文件)
957016c3f99849c5a090516040128a3b
伪随机序列.v
2KB
共 1 条
1
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
顾问Peng
粉丝: 7
资源:
95
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
scala测试用例之单位换算及不同单位运算.zip
测试用例之java文件基本操作.zip
测试用例-测试用例之akka.zip
历代超级英雄奥特曼技能介绍大全
自然保护区湿地、森林公园、风景名胜区目录
runtime_CART.mat
AM62的DEMO板设计文件(AD格式)
DDR5最新技术规范0
基于Kotlin语言实现的交换两个变量的代码!
linux、c语言贪吃蛇项目代码文件
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功