• Verilog实现分频器设计(奇偶分频、半整数分频)

    用Verilog实现分频器设计,主要包括偶分频(占空比50%),奇分频(占空比50%),以及半整数分频(比如2.5分频、3.5分频等,占空比不可能为50%,只能接近50%)。 半整数分频采用简单有效的算法,可以实现2.5倍分频以上的所有半整数分频。 提供了设计源代码、测试仿真代码。

    5
    1954
    2KB
    2022-08-29
    50
  • verilog实现计数器设计

    verilog实现计数器设计,包括同步异步加减法计数器的详细代码

    0
    4423
    207KB
    2015-07-06
    50
  • 新秀勋章

    用户首次发布原创文章,审核通过后即可获得
  • 创作能手

    授予每个自然周发布1篇到3篇原创IT博文的用户
关注 私信
上传资源赚积分or赚钱