没有合适的资源?快使用搜索试试~ 我知道了~
微机原理与接口技术综合复习(习题与解析).docx
1.该资源内容由用户上传,如若侵权请联系客服进行举报
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
版权申诉
0 下载量 160 浏览量
2022-07-14
03:47:21
上传
评论
收藏 2.77MB DOCX 举报
温馨提示
试读
27页
微机原理与接口技术综合复习(习题与解析).docx微机原理与接口技术综合复习(习题与解析).docx微机原理与接口技术综合复习(习题与解析).docx微机原理与接口技术综合复习(习题与解析).docx微机原理与接口技术综合复习(习题与解析).docx微机原理与接口技术综合复习(习题与解析).docx微机原理与接口技术综合复习(习题与解析).docx微机原理与接口技术综合复习(习题与解析).docx微机原理与接口技术综合复习(习题与解析).docx
资源推荐
资源详情
资源评论
2008 级微机原理与接口技术综合复习
一、 单顶选择题
1-1. 存取周期是指
。
A.存储器的写入时间
B.存储器的读出时间
C.存储器进行连续读写操作所允许
的最短时间间隔
【答】C。分析:存取周期又可称作读/写周期、访存周期,是指存储器进行一次完整的读/写操作所需的全部
时间,即连续两次访问存储器操作之间所需要的最短时间间隔,所以正确答案应为C 。 A、B 中提到的写入时间和
读出时间被称为存取时间。存取时间小于存取周期。
1- 2 . 若内存每个存储单元为 16 位,则
A.其地址线必须为 16 位
。
B.其地址线与 16 无关
C.其地址线与 16 有关
【答】 B 分析: 存储单元为 16 位是指一次可以存取的二进制信息的位数为 16 位,也就是存储器数据线的位
数,它与地址线没有任何关系。
1-3. EPROM 是指
A.只读存储器
。
B.可编程的只读存储器
D.电擦写只读存储器
C.可擦除可编程的只读存储器
【答】 C 分析:EPROM(Erasable PROM)是可擦除可编程的只读存储器。其他几种只读存储器的英文缩写分别为:
只读存储器(ROM)、可编程的只读存储器(PROM)、电擦写只读存储器(EEPROM)。
1-4.在某一存储器系统中,设有只读存储器 16KB,随机存储器 48KB,使用 16 位地址来寻址,其中,只读存储器位
于低地址段,其地址范围为
A.0000~2FFFH
。
B.0000~1FFFH
D.0000~0FFFFH
C.0000~3FFFH
【答】C 分析:16KB 的只读存储器位于存储器的低地址段,可以看成它是由4 片 4KB 或 2 片 8KB 的存储芯片组
成的。 4KB 存储芯片需要 12 根地址线进行片内寻址, 8KB 的存储芯片需要 13 根地址线进行片内寻址。高 3 位或
高 4 位地址经译码产生 4 片芯片或 2 片芯片所需要的选片信号,所以地址范围为 0000~3FFFH。
1-5 在 Intel 2164 动态 RAM 存储器中,对存储器刷新的方法是
。
A.每次一个单元
B.每次刷新 512 个单元
D.一次刷新全部单元
C.每次刷新 256 个单元
【答】B。分析:动态 RAM 需要定时地刷新,而刷新是按行进行的。Intel 2164 的容量为 64KX1,存储体由 4 个
128X128 的存储矩阵构成。刷新时每次在 4 个存储矩阵中都选中一行,同时刷新 512 个单元。
1-6. 采用 DMA 方式,在存储器与 I/O 设备间进行数据传输;对于 PC 机来说,数据的传送要经过
。
A. CPU
B.DMA 通道
D.外部总线
C.系统总线
【答】C。分析:必须明确,在DMA 方式下,存储器与 I/O 设备间传送数据时,数据既不经过CPU,也不经过
DMA 通道,故排除 A、B 二个答案。外部总线用于 CPU 和 I/O 接口之间的数据传送,故排除 D。数据传送经过系
统总线。
1-7. 中断向量地址是
A.子程序入口地址
。
B.中断服务程序入口地址
C.中断服务程序入口地址的地址
【答】 C 分析:向量中断是指那些中断服务程序的入口地址是由中断事件自己提供的中断。中断事件在提出中断
请求的同时,通过硬件向主机提供向量地址。目前,大多数微型计算机的向量地址是中断向量表的指针,即向量地址
指向一个中断向量表,从中断向量表的相应单元中再取出中断服务程序的入口地址,所以中断向量地址是中断服务程
序入口地址的地址。
1-8. 在下面的中断中,只有
A.INT 0
需要硬件提供中断类型码。
B.INT n
C.NMI
D.INTR
【答】 D 分析:在以上的 4 个中断中,INT 0 是指溢出中断,若上一条指令执行的结果使溢出标志位OF=1,则
INT 0 指令引起类型为 4 的内部中断:INT n 是指软件中断,其类型码即为指令中给定的n;NMI 是指非屏蔽中断,
它的中断类型码为 2;而只有可屏蔽中断(INTR)需要硬件提供中断类型码。
1-9. 在中断响应周期内,将中断标志位 IF 置 0 是由
。
A.硬件自动完成的
B.用户在编制中断服务程序时设置的
C.关中断指令完成的
【答】 A
分析:8086 在响应中断,发出中断响应信号的同时,硬件自动地实现关中断,即将中断标志位IF
置 0,而不需要软件来将 IF 置 0。
1-10. IBM PC/AT机采用 2 个 8259A 级连,CPU 的可屏蔽硬中断可扩展为
。
A.64 级
B.32 级
C.16 级
D.15 级
【答】 D 分析:多片 8259A 级连可以扩展可屏蔽中断数,1 个 8259A(主片)最多可连 8 个 8259A (从片),可扩
展为 64 级可屏蔽硬中断。1 个 8259A (主片)和 1 个 8259A(从片)级连,CPU 的可屏蔽硬中断可扩展为 15 级,故选择
D。扩展级=8Xn+(8 一 n),其中 n 为扩展的从片数。若 n 为 8259A 的总片数。则扩展级=7Xn+1。
1-11. 8255A 使用了
A.1 B.2
@1 个端口地址。
C.3
D.4
【答】 D 分析: 8255A 中有三个输入/输出端口,另外,内部还有一个控制字寄存器,总共有4 个端口,所
以使用了 4 个端口地址。
1-12. 8255A 能实现双向传送功能的工作
A.方式 0 B.方式 1
方式为
@1
。
C.方式 2
D.方式 3
【答】 C 分析: 8255A 有三种基本的工作方式:方式 0、方式 1 和方式 2,其中只有方式 2 能实现双向传送
功能。
1-13. 8255A 在方式 0 工作时,端口 A、B 和 C 的输入/输出可以有
A.4 B.6 C.8 D.16
【答】 D 分析: 8255A 有三个输入/输出端口,每一个端口都是8 位,都可以选择作为输入或输出。在方
@1
种组合。
式工作时,端口 A 或 B 作为输入/输出的数据端口,端口 C 可以分成两个独立的 4 位端口,也可以作为输入/输出
的数据端口,所以端口 A、B 和 C 的输入/输出可以有 16 种组合。
1-14. 8255A 工作在方式 1 时,端口 C 被分为两个部分,分别作为端口A、端口 B 的控制信息与状态信息。这两个部
分的划分是
@1
。
A.端口 C 的高 4 位(PC7~PC4)和低 4 位(PC3~PC0)
B.端口 C 的高 5 位(PC7~PC3)和低 3 位(PC2~PC0)
C.端口 C 的高 3 位(PC7~PC5)和低 5 位(PC4~PC0)
D.端口 C 的高 6 位(PC7~PC2)和低 2 位(PC1~PC0)
【答】B 分析:方式 1 是一种选通的 I/O 方式。在这种方式时,端口A 或端口 B 仍作为数据的输入/输出,但
同时规定端口 C 的某些位作为控制或状态信息。其中端口C 的高 5 位(PC7~PC3)被划分给端口 A、端口 C 的低 3 位
(PC2~PC0)被划分给端口 B,见教材 284 页。
1-15. 8255A 工作在方式 1 时,端口 A 和端口 B 作为数据输入/输出使用,而端口 C 的各位分别作为端口 A 和端口 B
的控制信息和状态信息。其中作为端口 A 和端口 B 的中断请求信号的分别是端口 C 的
A.PC4 和 PC2 B.PC5 和 PC1 C.PC7 和 PC6 D.PC3 和 PC0
@1
。
【答】 D 分析:根椐教材 284 页端口 A 的中断请求信号 INTRA 对应端口 C 的 PC3 位,端口 B 的中断请求信号
INTRB 对应端口 C 的 PC0 位。
1-16. 8255A 的端口 A 工作在方式 2 时,如果端口 B 工作在方式 1,则固定用作端口 B 的联络信号的端口 C 的信号
是
@1
。
A.PC2~PC0
B.PC6~PC4
C.PC7~PC5
D.PC3~PC2
【答】 A 分析: 当端口 A 工作于方式 2 时,端口 B 可以工作在方式 0 或方式 1;可以作为输入,也可以作
为输出。此时端口 C 各位的状态信息见教材 284 页所示。
1-17. 当 8253 可编程定时/计数器工作在方式 0,在初始化编程时,一旦写入控制字后, @1
。
A.输出信号端 OUT 变为高电平
C.输出信号保持原来的电位值
B.输出信号端 OUT 变为低电平
D.立即开始计数
【答】 B 分析:在方式 0 时,当控制字写入控制字寄存器,即使 OUT 输出端变低。但此时计数器还没有赋予
初值,故并不立即开始计数。当 GATE信号为高电平,且写入计数初值后,计数器开始计数,在计数过程中OUT 线
一直维持为低,直到计数值变为“ 0时”,OUT 输出变高。
1-18.当 8253 可编程定时/计数器工作在方式
0 时,控制信号 GATE 变为低电平后,对计数器的影响是
@1
。
A.结束本次计数循环,等待下一次计数的开始
B.暂时停止现行计数工作
C.不影响本次计数,即计数器的计数工作不受 该信号的影响
D.终止本次计数过程,立即开始新的计数循环
【答】 B 分析:在方式 0 计数过程中,可由门控制信号 GATE 控制暂停现行计数。当 GATE=0时,计数暂停,
当 GATE变高后就接着计数。
1-19. 8086 是 @1
A 、单片机 B、单板机
【答】 C [分析] 8086 是 Intel 公司 80X86 系列微处理器的最早产品。
1-20.单片机是 @1
A)微处理器 B)微型计算机
【答】 B 。[分析]单片机是单片微型计算机,它集成了构成一个微型计算机所必备的微处理器(CPU)、内存储器
以及 I/O 接口。
1-21.单片机是在一个集成电路芯片中集成了
。
C、微处理器
D、微机系统
。
C)微机系统
D)中央处理器
@ 1
。
A) 微处理器和 I/O 接口
C) 微处理器和 ROM
B) 微处理器和 RAM
D) 微处理器、I/O 接口、RAM(或加上 ROM)
【答】 D
1-22. 总线是微处理器、内存储器和 I/O 接
口之间相互交换信息的公共通路。总
线 中 的 控 制 总 线 是
@1
的信息通路。
A)微处理器向内存储器传送的命令信号
B)微处理器向 I/O 接口传送的命令信号
C)外界向微处理器传送的状态信号
D)上述三种信号
【答】 D
1-23.逻辑地址是
@1
地址。
A)信息在存储器中的具体地址
C)允许在程序中编排的地址
B)经过处理后的 20 位地址
D)段寄存器与指针寄存器共同提供的地址
【答】 C。 [分析] 按逻辑地址和物理地址的定义。A),B)是物理地址;而 D)的论述不确切。
1-24. 8086 最小工作方式和最大工作方式 的主要差别是 @1
A) 内存容量不同 B) I/O 端口数不同
。
C) 数据总线位数不同
D) 单处理器和多处理器的不同
【答】 D 。[分析] 8086 微处理器有两种工作方式。两种方式的差别有二,一是构成单处理器系统与构成多处理
器系统的差别;二是系统中控制信号的形成方法不同。
1-25. 8086 微处理器中寄存器
A)AX B)BX
通常 用作数据寄存器,且隐含用法为计数寄存器。
C)CX D)DX
【答】 C。 [分析] 8086 微处理器有 4 个数据寄存器。其中AX 的隐含用法为字乘/字除指令中用作累加器以及I
/O 操作时作为数据寄存器;BX 在 XLAT指令中用作基址寄存器,CX 用作串操作和循环操作时的循环次数计数器;
DX 在字乘、字除指令中用作辅助寄存器以及在I/O 指令间接寻址时作端口地址寄存器。
1-26. 8086 微处理器可寻址访问的最 大 I/O 空间为
A) 1K B) 64K C) 640K D) 1M
@1
。
【答】 B 。[分析]8086 微处理器有 20 条地址线,可用来访问内存,因此可寻址访问的最大内存空间是 1M,而
用来访问 I/O 的地址线仅为低 16 位(高 4 位 A19—A16 为全零),因此最大的 I/O 空间为 64K。
1-27.由 8088 微处理器组成的 PC 机的数 据线是
A) 8 条单向线 B) 16 条单向线 C) 8 条双向线
【答】 C 。[分析] 8088 是准 16 位微处理器,只有 8 条数据引脚,数据总线是双向总线
@1
。
D) 16 条双向线
1-28. 8086 微处理器的一个典型总线周
A) 4 B) 3
期需要
@1
。个 T 状态。
C) 2
D) 1
【答】 A 。[分析]在不插入等待周期的情况下,1 个总线周期需要 4 个 T 状态(时钟周期
1-29. 8086 微处理器的一个总线周期在
A)T1 B)T2 C)T3
【答】 C 。[分析] Tw插入的规定是在 T3 之后。
1-30. DRAM 是 @1
A) 只能读出的存储器
C) 不关机信息静态保存的存储器
@1
之后插入 Tw。
D)T4
。
B) 只能写入的存储器
D) 信息需定时刷新的读/写存储器
【答】 D [分析]“RAM”是 Random Access Memory的缩写,即“随机存取存储器”,是读写存储器;“D”是 Dynamic
的缩写,即“动态”之意。
1-31. 下列存储器哪一种存取速度最
A) SRAM B) DRAM
快
@1
。
C) EPROM
D) 磁盘
【答】A 。[分析]在计算机系统中存储器的存取速度依次为 SRAM,DRAM,EPROM 和磁盘。
1-32.哪些存储器在断电(或关机)后,仍 保留原有信息 @1 。
A) RAM,ROM
B)ROM,EPROM
D)PROM,RAM
C) SRAM,DRAM
【答】 B。[分析]RAM 芯片在断电(或关机)后,信息会消失,因此凡带 RAM 的组合都不对。
1-33. 在 PC/XT 机上的 DRAM 刷
A)0.2μ s B)1μ s
新每
@1
。时间完成 一行刷新。
D)2~4ms
C)15μ s
【答】 C。[分析] PC/XT 机上的 DRAM 芯片要求 2ms 内刷新一遍,每行为512 个单元,需刷新128 次,两次刷
新的时间间隔为 2ms/128=15μ s。
1-34. 集成度最高的存储线路是
A) 6 管静态 B) 6 管动态
态线路。
C) 4 管动态
D)单管动态
【答】 D 。[分析]存储一位信息所用的晶体管数目越少,集成度越大。
1-35.要组成 64KB 的 8086 系统程序存储空间,选用 EPROM 的最佳方案是
@1
芯片。
A) 1 片 64K X 8 位
C) 4 片 16K X 8 位
B)2 片 32K X 8 位
D) 8 片 8K X 8 位
【答】 B 。[分析] 8086 系统是一个 16 位系统,必须能进行16 位数据的读写,因此必须用两片以上(偶数个)芯片
构成 16 位的存储系统,这样A)被排除;B),D)都可采用,但从电路可靠性及减少芯片角度看,最佳方案是2 片 32K
X 8 位芯片。
1-36.上题求解的 64KB 的程序存储器占据的地址空间应是
,以保证系统正常工作。
B) 00000H~0FFFFH
D) F0000H~FFFFFH
A) 00000H~07FFFH
C) F0000H~F7FFFH
【答】D [分析]程序存储器中存放着CPU 上通电及复位后执行的初始化程序,8086 复位后,CS=FFFFH,IP=0000H,
程序转向 FFFF0H,因此程序存储器的地址空间应是 F0000H~FFFFFH 。
1-37.构成 8088 系统最大存储容量需用
A)16 B)32 C)64
@1
片 64K X l 位的存储器芯片。
D)128
【答】 D 。[分析]8088 CPU 有 20 条地址线,可访问1MB(1024KB)的存储容量,而8 片 64 X l 位芯片构|成 64KB
内存,1024KB/64KB=16,16 X 8=128。
1-38.用 2164 DRAM 芯片构成 8086 的存 储系统的最小容量是
@1
。
A) 64KB B) 128KB C) 256KB D) 640KB
【答】 B。[分析]2164 的容量为 64K X l 位,因要构成8086 的存储系统必须奇偶分体才能进行字操作,所以必须
组织成 64K 字,即 128KB 的存储容量。
1-39.在程序控制传送方式中,哪种传送可
提高系统的工作效率
B) 查询传送
D) 前三项均可
@1
。
A) 无条件传送
C) 中断传送
【答】 C [分析] 程序控制传送方式有三种——无条件传送、查询传送和中断传送。在前两种传送方式中,外设
在准备数据传送时,CPU 只是进行等待或反复检查外设的状态,而在中断传送方式中,外设在数据传送的准备阶段,
CPU 在执行主程序,从而提高了整个系统的效率。
1-40. 用 DMA 方式传送数据时,是由
@1
控制的。
A) CPU B) 软件 C) CPU+软件
D) 硬件控制器
【答】 D 。[分析]DMA(直接存储器存取)是一种不需要 CPU 干预也不需要软件介入的高速数据传送方式,对整
个数据传送过程进行控制的是称为 DMA 控制器的硬件。
1-41.若微处理器可采用存储器映象编址,那么一条SUB(减法)指令可访问的地址空间为
A) 整个地址空间
B) 仅 I/O 地址空间
D) 随应用而定
C) 仅 RAM 地址空间
【答】A。[分析] 采用存储器映象编址的微处理器,其 I/O 端口和内存储单元采用统一编址方式,I/O 端口和
内存单元共用整个地址空间,所有的算术、逻辑运算指令都可用于I/O 端口。因此,SUB 指令可访问的地址空间必
然是整个地址空间,其中一部分分配给 I/O 端口,其余部分分配给存储单元。
1-42. 采用条件传送方式时,必须要有
A) 中断逻辑 B) 请求信号
@1
。
C) 状态端口
D) 类型号
【答】 C 。[分析] 条件传送即查询传送,其关键是在传送数据前必须先查询外设的状态信号,因此接口电路中
必须要有状态端口。
1-43.传送数据时,占用 CPU 时间最长 的传送方式是
A) 查询 B) 中断 C) DMA
@1
。
D) IOP
【答】 A 。[分析] 在数据传送时,查询方式需要用相当长的时间(即外设准备时间)来查询外设状态,这段时间总
是远大于传送数据的时间。
IO
R
1-44. 8086 CPU 在进行 I/O 写操作时,M/
A) L,L B)L,H
和 DT/
必须是
。
C) H,L
D) H,H
IO
【答】 B [分析] 8086 进行 I/O 操作,M/
为“L”电平,8086 进行写操作进 DT/ R
=“H”电平。
剩余26页未读,继续阅读
资源评论
xxpr_ybgg
- 粉丝: 6438
- 资源: 3万+
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
最新资源
- Screenshot_20240427_031602.jpg
- 网页PDF_2024年04月26日 23-46-14_QQ浏览器网页保存_QQ浏览器转格式(6).docx
- 直接插入排序,冒泡排序,直接选择排序.zip
- 在排序2的基础上,再次对快排进行优化,其次增加快排非递归,归并排序,归并排序非递归版.zip
- 实现了7种排序算法.三种复杂度排序.三种nlogn复杂度排序(堆排序,归并排序,快速排序)一种线性复杂度的排序.zip
- 冒泡排序 直接选择排序 直接插入排序 随机快速排序 归并排序 堆排序.zip
- 课设-内部排序算法比较 包括冒泡排序、直接插入排序、简单选择排序、快速排序、希尔排序、归并排序和堆排序.zip
- Python排序算法.zip
- C语言实现直接插入排序、希尔排序、选择排序、冒泡排序、堆排序、快速排序、归并排序、计数排序,并带图详解.zip
- 常用工具集参考用于图像等数据处理
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功