没有合适的资源?快使用搜索试试~ 我知道了~
资源推荐
资源详情
资源评论
CYIV-51001-1.5
© 2011 Altera Corporation. All rights reserved. ALTERA, ARRIA, CYCLONE, HARDCOPY, MAX, MEGACORE, NIOS, QUARTUS and STRATIX words and logos
are trademarks of Altera Corporation and registered in the U.S. Patent and Trademark Office and in other countries. All other words and logos identified as
trademarks or service marks are the property of their respective holders as described at www.altera.com/common/legal.html. Altera warrants performance of its
semiconductor products to current specifications in accordance with Altera's standard warranty, but reserves the right to make changes to any products and
services at any time without notice. Altera assumes no responsibility or liability arising out of the application or use of any information, product, or service
described herein except as expressly agreed to in writing by Altera. Altera customers are advised to obtain the latest version of device specifications before relying
on any published information and before placing orders for products or services.
Cyclone IV 器件手册,
卷1
2011 年 11 月
Subscribe
ISO
9001:2008
Registered
1. Cyclone IV FPGA 器件系列概述
Altera 新的 Cyclone
®
IV 系列 FPGA 器件巩固了 Cyclone 系列在低成本、低功耗 FPGA
市场的领导地位,并且目前提供集成收发器功能的型号。Cyclone IV 器件旨在用于大
批量,成本敏感的应用,使系统设计师在降低成本的同时又能够满足不断增长的带宽
要求。
Cyclone IV 器件系列是建立在一个优化的低功耗工艺基础之上,并提供以下两种型
号:
■ Cyclone IV E— 最低的功耗,通过最低的成本实现较高的功能性
■ Cyclone IV GX— 最低的功耗,集成了 3.125 Gbps 收发器的最低成本的 FPGA
1 Cyclone IV E 器件可以在 1.0 V 和 1.2 V 核电压下使用。
f 欲了解详细信息,请参考
Power Requirements for Cyclone IV Devices
章
节。
Cyclone IV 器件集成了一个可选择的低成本收发器,在未影响性能的情况下,节省了
功耗及成本。针对无线、有线、广播、工业,用户以及通信等行业中的低成本的小型
应用,Cyclone IV 器件无疑是最理想的选择。
Cyclone IV 器件系列特性
Cyclone IV 器件系列具有以下特性:
■ 低成本、低功耗的 FPGA 架构:
■ 6 K 到 150 K 的逻辑单元
■ 高达 6.3 Mb 的嵌入式存储器
■ 高达 360 个 18 × 18 乘法器,实现 DSP 处理密集型应用
■ 协议桥接应用,实现小于 1.5 W 的总功耗
November 2011
CYIV-51001-1.5
1–2 第 1 章 :Cyclone IV FPGA 器件系列概述
Cyclone IV 器件系列特性
Cyclone IV 器件手册, Altera 公司 2011 年 11 月
卷 1
■ Cyclone IV GX 器件提供高达八个高速收发器以支持:
■ 高达 3.125 Gbps 的数据速率
■ 8B/10B 编码器 / 解码器
■ 8-bit 或者 10-bit 位物理介质附加子层 (PMA) 到物理编码子层 (PCS) 接口
■ 字节串化器 / 解串器 (SERDES)
■ 字对齐器
■ 速率匹配 FIFO
■ 公共无线电接口 (CPRI) 的 TX 位滑块
■ 电路空闲
■ 动态通道重配置以实现数据速率及协议的即时修改
■ 静态均衡及预加重以实现最佳的信号完整性
■ 每通道 150 mW 的功耗
■ 灵活的时钟结构以支持单一收发器模块中的多种协议
■ Cyclone IV GX 器件对 PCI Express (PIPE)(PCIe)Gen 1 提供了专用的硬核 IP:
■ ×1,×2, 和 ×4 通道配置
■ 终点和根端口配置
■ 高达 256-byte 的有效负载
■ 一个虚拟通道
■ 2 KB 重试缓存
■ 4 KB 接收 (Rx) 缓存
■ Cyclone IV GX 器件提供多种协议支持:
■ PCIe (PIPE) Gen 1×1,×2, 和 ×4 (2.5 Gbps)
■ 千兆以太网 (1.25 Gbps)
■ CPRI ( 高达 3.072 Gbps)
■ XAUI (3.125 Gbps)
■ 三倍速率串行数字接口 (SDI)( 高达 2.97 Gbps)
■ 串行 RapidIO(3.125 Gbps)
■ Basic 模式 ( 高达 3.125 Gbps)
■ V-by-One( 高达 3.0 Gbps)
■ DisplayPort(2.7 Gbps)
■ 串行高级技术附件 (Serial Advanced Technology Attachment (SATA))( 高达
3.0 Gbps)
■ OBSAI( 高达 3.072 Gbps)
第 1 章 :Cyclone IV FPGA 器件系列概述 1–3
器件资源
Altera 公司 2011 年 11 月 Cyclone IV 器件手册,
卷 1
■ 高达 532 个用户 I/O
■ 高达 840 Mbps 发送器 (Tx), 875 Mbps Rx 的 LVDS 接口
■ 支持高达 200 MHz 的 DDR2 SDRAM 接口
■ 支持高达 167 MHz 的 QDRII SRAM 和 DDR SDRAM
■ 每器件中高达 8 个锁相环 (PLLs)
■ 支持商业与工业温度等级
器件资源
表 1-1 列出了 Cyclone IV E 器件资源。
表 1-1. Cyclone IV E 器件系列资源
资源
EP4CE6
EP4CE10
EP4CE15
EP4CE22
EP4CE30
EP4CE40
EP4CE55
EP4CE75
EP4CE115
逻辑单元 (LE)
6,272 10,320 15,408 22,320 28,848 39,600 55,856 75,408 114,480
嵌入式存储器 (Kbits)
270 414 504 594 594 1,134 2,340 2,745 3,888
嵌入式 18 × 18 乘法器
15 23 56 66 66 116 154 200 266
通用 PLL
22444444 4
全局时钟网络
10 10 20 20 20 20 20 20 20
用户 I/O 块
88888888 8
最大用户 I/O
(注释 1)
179 179 343 153 532 532 374 426 528
表1-1注释:
(1) 管脚列表文件中的用户 I/O 管脚包括所有的通用 I/O 管脚、专用时钟管脚以及两用配置管脚。收发器管脚和专用配置管脚不包
括在这一管脚列表中。
1–4 第 1 章 :Cyclone IV FPGA 器件系列概述
器件资源
Cyclone IV 器件手册, Altera 公司 2011 年 11 月
卷 1
表 1-2 列出了 Cyclone IV GX 器件资源
表 1-2. Cyclone IV GX 器件系列的资源
资源
EP4CGX15
EP4CGX22
EP4CGX30
(注释 1)
EP4CGX30
(注释 2)
EP4CGX50
(注释 3)
EP4CGX75
(注释 3)
EP4CGX110
(注释 3)
EP4CGX150
(注释 3)
逻辑单元 (LE)
14,400 21,280 29,440 29,440 49,888 73,920 109,424 149,760
嵌入式存储器 (Kbit)
540 756 1,080 1,080 2,502 4,158 5,490 6,480
嵌入式 18 × 18 乘法器
0 408080140198280360
通用 PLL
122
4
(注释 4)
4
(注释 4)
4
(注释 4)
4
(注释 4)
4
(注释 4)
多用 PLL
2
(注释 5)
2
(注释 5)
2
(注释 5)
2
(注释 5)
4
(注释 5)
4
(注释 5)
4
(注释 5)
4
(注释 5)
全局时钟网络
20 20 20 30 30 30 30 30
高速收发器
(注释 6)
2 4448888
收发器最大数据速率
(Gbps)
2.5 2.5 2.5 3.125 3.125 3.125 3.125 3.125
PCIe(PIPE) 硬核 IP 模
块
1 1111111
用户 I/O 块
9
(注释 7)
9
(注释 7)
9
(注释 7)
11
(注释 8)
11
(注释 8)
11
(注释 8)
11
(注释 8)
11
(注释 8)
最大用户 I/O
(注释 9)
72 150 150 290 310 310 475 475
表1-2注释:
(1) 应用于 F169 和 F324 封装。
(2) 应用于 F484 封装。
(3) 仅有两个多用途 PLL 可应用于 F484 封装。
(4) 其中两个通用 PLL 可以支持收发器时钟。欲了解详细信息,请参阅
Clock Networks and PLLs in Cyclone IV Devices
章节。
(5) 当多用 PLL 未用于同步收发器时,可将它们用于通用时钟。有关详细信息,请参阅
Clock Networks and PLLs in
Cyclone IV Devices
章节。
(6) 如果 PCIe ×1, 您可以将该象限中其它收发器用于相同或者不同的数据速率下的其他协议。
(7) 包括用于 HSSI 参考时钟输入的一个配置 I/O 块和两个专用的时钟输入 I/O 块。
(8) 包括用于 HSSI 参考时钟输入的一个配置 I/O 块和四个专用的时钟输入 I/O 块。
(9) 管脚列表文件中的用户 I/O 管脚包括所有的通用 I/O 管脚、专用时钟管脚以及两用配置管脚。收发器管脚和专用配置
管脚不包括在这一管脚列表中。
? 1?:Cyclone IV FPGA 器件系列概述 1–5
封装矩阵
Altera 公司 2011 年 11 月 Cyclone IV 器件手册,
卷1
封装矩阵
表 1-3 列出了 Cyclone IV E 器件封装产品。
表 1-3. Cyclone IV E 器件系列的封装产品
(注释 1)
封装 E144 M164 U256 F256 U484 F484 F780
尺寸 ( 毫米 ) 22 × 22 8 × 8 14 × 14 17 × 17 19 × 19 23 × 23 29 × 29
间距 ( 毫米 ) 0.5 0.5 0.8 1.0 0.8 1.0 1.0
器件
用户 I/O
LVDS
(注释 2)
用户 I/O
LVDS
(注释 2)
用户 I/O
LVDS
(注释 2)
用户 I/O
LVDS
(注释 2)
用户 I/O
LVDS
(注释 2)
用户 I/O
LVDS
(注释 2)
用户 I/O
LVDS
(注释 2)
EP4CE6 91 21 — — 179 66 179 66 — — — — — —
EP4CE10 91 21 — — 179 66 179 66 — — — — — —
EP4CE15 81 18 89 21 165 53 165 53 — — 343 137 — —
EP4CE22 79 17 — — 153 52 153 52 — — — — — —
EP4CE30 — — — — — — — — — — 328 124 532 224
EP4CE40 — — — — — — — — 328 124 328 124 532 224
EP4CE55 — — — — — — — — 324 132 324 132 374 160
EP4CE75 — — — — — — — — 292 110 292 110 426 178
EP4CE115 — — — — — — — — — — 280 103 528 230
表 1-3 注释:
(1) E144 封装在底部有一个裸露衬底,这个裸露衬底是接地的,它必须接到 PCB 的地平面上。将该裸露衬底用于电路连接,而不要用于温度处理用途。
(2) 即包括专用 LVDS 对,也包括伪 LVDS 对。有关详细信息,请参阅
I/O Features in Cyclone IV Devices
章节。
剩余397页未读,继续阅读
资源评论
小虫晓
- 粉丝: 2
- 资源: 23
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功