+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Legal Partition Candidates ;
+-----------+-------+----------------+--------------+----------------+--------+-----------------+---------------+-----------------+-------+----------------+--------------+------------------+-------------------+
; Hierarchy ; Input ; Constant Input ; Unused Input ; Floating Input ; Output ; Constant Output ; Unused Output ; Floating Output ; Bidir ; Constant Bidir ; Unused Bidir ; Input only Bidir ; Output only Bidir ;
+-----------+-------+----------------+--------------+----------------+--------+-----------------+---------------+-----------------+-------+----------------+--------------+------------------+-------------------+
没有合适的资源?快使用搜索试试~ 我知道了~
responder.rar
共159个文件
qdb:19个
qtl:11个
qpg:11个
需积分: 13 5 下载量 62 浏览量
2019-06-25
18:07:18
上传
评论 1
收藏 2.88MB RAR 举报
温馨提示
一、数字抢答器设计 设计一个数字抢答器系统,该系统具有三路抢答输入,能够识别最先抢答的信号,能对回答问题所用的时间进行计时、显示,能进行抢答报警及超时报警,具有记分和复位功能。 二、数字抢答器的设计要求 1、设计一个10秒的倒计时计时器用于选手看题准备并且设计一个60秒的倒计时用于答题。(10分) 2、设计电路实现三人抢答。 3、实现用数码管显示当前比赛进行的状态,各个状态如下: 1)抢答前显示开始抢答:“b”。 (10分) 2)若在十秒的该抢答时间内无人抢答,显示失败:“F”,进入下一题答题程序。(10分) 3)抢答后显示抢答选手的编号:“1”、“2”、“3”。 (20分) 4)选手抢到题后该选手指示灯亮,回答完毕或回答时间到熄灭。 (20分) 5)若选手在六十秒的回答时间内未完成回答则显示失败:“F”,若在有效时间内回答完毕则由裁判对回答进行正误判断,如此反复,共进行5次。 (10分) 6)当完成竞赛总数(共5题)题目时,显示竞赛结束:“E”。(10分) 4、设计计分器对选手的得分进行及时的显示。(基础分为5分,答对一题得1分,答错或回答超时扣1分,最低0分,不出现负分。)(10分)
资源推荐
资源详情
资源评论
收起资源包目录
responder.rar (159个子文件)
_info 14KB
_info 11KB
_info 7KB
_info 5KB
_info 4KB
_info 3KB
_info 2KB
_vmake 29B
_vmake 29B
_vmake 29B
_vmake 29B
_vmake 29B
_vmake 29B
_vmake 29B
responder.vpr.ammdb 732B
responder_run_msim_rtl_verilog.do.bak 2KB
responder_tb.v.bak 9B
responder.v.bak 9B
responder_run_msim_rtl_verilog.do.bak1 2KB
responder_run_msim_rtl_verilog.do.bak10 2KB
responder_run_msim_rtl_verilog.do.bak11 2KB
responder_run_msim_rtl_verilog.do.bak2 2KB
responder_run_msim_rtl_verilog.do.bak3 2KB
responder_run_msim_rtl_verilog.do.bak4 2KB
responder_run_msim_rtl_verilog.do.bak5 2KB
responder_run_msim_rtl_verilog.do.bak6 2KB
responder_run_msim_rtl_verilog.do.bak7 2KB
responder_run_msim_rtl_verilog.do.bak8 2KB
responder_run_msim_rtl_verilog.do.bak9 2KB
responder.cmp.cdb 53KB
responder.(0).cnf.cdb 26KB
responder.rtlv_sg.cdb 23KB
responder.map.cdb 20KB
responder.root_partition.map.reg_db.cdb 872B
responder.rtlv_sg_swap.cdb 208B
responder.cdf 399B
responder.db_info 144B
responder.db_info 144B
responder.cmp0.ddb 91KB
responder.asm_labs.ddb 3KB
responder.tis_db_list.ddb 242B
responder_run_msim_rtl_verilog.do 2KB
responder.done 26B
responder.cmp.hdb 17KB
responder.map.hdb 16KB
responder.pre_map.hdb 14KB
responder.ae.hdb 14KB
responder.rtlv.hdb 14KB
responder.(0).cnf.hdb 4KB
responder.hier_info 4KB
responder.hif 651B
responder.lpc.html 372B
responder.cmp.idb 2KB
modelsim.ini 94KB
responder.jdi 228B
cr_ie_info.json 6KB
responder.root_partition.map.kpt 3KB
.cmp.kpt 204B
quartus_nativelink_synthesis.log 2KB
responder.map.logdb 4B
responder.cmp.logdb 4B
msim_transcript 20KB
responder.sgate.nvd 28KB
responder.sgate_sm.nvd 507B
responder.pin 15KB
responder.pof 8KB
_lib.qdb 64KB
_lib.qdb 48KB
_lib.qdb 48KB
_lib.qdb 48KB
_lib.qdb 48KB
_lib.qdb 48KB
_lib1_18.qdb 48KB
_lib.qdb 48KB
_lib.qdb 48KB
_lib2_0.qdb 32KB
_lib1_0.qdb 32KB
_lib3_0.qdb 32KB
_lib4_0.qdb 32KB
_lib1_0.qdb 32KB
_lib1_9.qdb 32KB
_lib1_6.qdb 32KB
_lib1_9.qdb 32KB
_lib1_6.qdb 32KB
_lib1_18.qdb 32KB
prev_cmp_responder.qmsg 44KB
responder.fit.qmsg 16KB
responder.sta.qmsg 12KB
responder.map.qmsg 8KB
responder.eda.qmsg 4KB
responder.asm.qmsg 3KB
responder.npp.qmsg 3KB
responder.qpf 1KB
_lib1_18.qpg 5.53MB
_lib1_18.qpg 3.53MB
_lib1_9.qpg 304KB
_lib4_0.qpg 152KB
_lib1_6.qpg 48KB
_lib1_9.qpg 24KB
_lib1_0.qpg 16KB
共 159 条
- 1
- 2
资源评论
x18565
- 粉丝: 0
- 资源: 1
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功