没有合适的资源?快使用搜索试试~ 我知道了~
嵌入式系统/ARM技术中的基于ARM的嵌入式网络收音机的设计
需积分: 10 2 下载量 20 浏览量
2020-11-18
09:07:41
上传
评论 1
收藏 133KB PDF 举报
温馨提示
收音机作为接收广播的工具,经过漫长的发展过程,由单波段发展到多波段,由电子管,晶体管发展到集成电路,由机械调谐发展到数字调谐功能等,其技术和品质都有了长足的进步。如今,在收音机这个家族中新的成员也在不断加入,如卫星广播接收机等。当社会进入网络时代后,更是出现了网络收音机这种跨越全球的信息接收设备。但是,目前这种网络收音机大多是通过基于PC机上的软件开发来实现的其功能的,也就是说这种网络收音机不能脱离电脑这种相对比较大的和比较昂贵的设备。 为了克服PC机形式的网络收音机的缺点,本文研究了一种基于ARM的嵌入式技术的网络收音机的设计方案。该方案以ARM处理器及其外围模块作为硬件平台,以嵌入式
资源详情
资源评论
资源推荐
嵌入式系统嵌入式系统/ARM技术中的基于技术中的基于ARM的嵌入式网络收音机的设的嵌入式网络收音机的设
计计
收音机作为接收广播的工具,经过漫长的发展过程,由单波段发展到多波段,由电子管,晶体管发展到集成电
路,由机械调谐发展到数字调谐功能等,其技术和品质都有了长足的进步。如今,在收音机这个家族中新的成
员也在不断加入,如卫星广播接收机等。当社会进入网络时代后,更是出现了网络收音机这种跨越全球的信息接
收设备。但是,目前这种网络收音机大多是通过基于PC机上的软件开发来实现的其功能的,也就是说这种网络
收音机不能脱离电脑这种相对比较大的和比较昂贵的设备。 为了克服PC机形式的网络收音机的缺点,本文
研究了一种基于ARM的嵌入式技术的网络收音机的设计方案。该方案以ARM处理器及其外围模块作为硬件平台,
以嵌入式
收音机作为接收广播的工具,经过漫长的发展过程,由单波段发展到多波段,由电子管,晶体管发展到集成电路,由机械
调谐发展到数字调谐功能等,其技术和品质都有了长足的进步。如今,在收音机这个家族中新的成员也在不断加入,如卫星广
播接收机等。当社会进入网络时代后,更是出现了网络收音机这种跨越全球的信息接收设备。但是,目前这种网络收音机大多
是通过基于PC机上的软件开发来实现的其功能的,也就是说这种网络收音机不能脱离电脑这种相对比较大的和比较昂贵的设
备。
为了克服PC机形式的网络收音机的缺点,本文研究了一种基于ARM的嵌入式技术的网络收音机的设计方案。该方案以
ARM处理器及其外围模块作为硬件平台,以嵌入式Linux作为操作系统,以Mplayer作为网络播放软件,再配合设计的用户应用
程序,共同实现了嵌入式网络收音机的全部功能。这种设计方法在网络收音机的设计史上是一个创新。同时,随着网络技术的
高速发展,该设计将具有极好的市场应用前景。
1系统的结构及工作原理
系统的层次结构如图1所示。系统以S3C2410及其外围电路为硬件平台,以嵌入式Linux和设备驱动程序作为系统的软件
平台,为上层Mplayer播放器和用户应用程序提供用户接口支持[1]。在这三层结构的支持下,共同来实现嵌入式网络收音机的
全部功能。
图1 系统层次结构图
系统的硬件结构框图如图2所示。本系统选用的ARM处理器是Sumsing(三星)公司的一款ARM9系列的芯片,型号为
S3C2410。网卡芯片采用的是Cirrus Logic公司的一颗网络处理芯片CS8900。FLASH芯片采用的是 K9F5608,用来存储启动
引导程序U-boot、内核及文件系统,SDRAM芯片采用的是HY57V281620,作为该系统的内存。16*4的字符型液晶显示模块
用来显示网络电台、音频文件名等相关信息。音频D/A转换芯片选用的是飞利浦公司的UDA1341芯片,该芯片具有IIS接口,
可以方便的与S3C2410连接。
图2 系统硬件结构框图
系统在Linux提供的TCP/IP协议的支持下,通过应用程序和Mplayer控制,经过网卡连接到internet上指定的网络电台服务
器,下载网络电台列表。系统支持在按键的控制下的网络电台选择和LCD上显示电台信息等功能。Mplayer解析出选中的电台
的IP地址后,再连接到要收听的电台的网站,系统便可以接收并解析出该网站发出的流媒体数据。系统将接收到的流媒体数据
保存到SDRAM中。之后,经过Mplayer的解码,送到音频D/A转换芯片,即可收听到该网络电台播放的声音等信息。
2 系统的硬件设计
2.1 S3C2410
本系统的硬件核心平台采用的是Samsung 公司的处理器S3C2410。该处理器内部集成了ARM 公司ARM920T 处理器核的
32 位微控制器,资源丰富,带独立的16KB 的指令Cache 和16KB 数据Cache、MMU虚拟内存管理单、LCD 控制器、RAM控制
器、NAND 闪存控制器、3 路UART、4路DMA、4 路带PWM的Timer、并行I/O 口、8 路10 位ADC、Touch Screen 接口、
I2C 接口、I2S 接口、2 个USB接口控制器、2 路SPI,主频最高可达203MHz[2]。其内部结构如图3所示。
weixin_38728347
- 粉丝: 4
- 资源: 912
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
最新资源
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功
评论0