介绍了电子式电流互感器国际电工委员会标准IEC60044-8的链路层规则,设计了数据组帧编码模块。针对帧格式中的循环冗余校验(CRC)校验码,通过详细的计算推导,设计出8位并行CRC逻辑电路并应用于现场可编程门阵列(FPGA),在MAX PlusⅡ环境下进行了仿真,与串行CRC相比,并行CRC的编码速度大为提高。在物理层,将完整的数据帧进行曼彻斯特编码后通过光纤传输至间隔层。实践证明,该方案实时性强、准确度高,具有广泛的应用价值。
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~