通信与网络中的内置28Gbps收发器的Virtex-7 HT FPGA可支持100-400Gbps应用
对网络带宽的无止境追求正驱动着通信系统不断扩充带宽容量,随之而来的是芯片到光纤、芯片到背板以及芯片到芯片的接口速度和功耗要求不断提升。为此,赛灵思公司新推出可提供多达16个28Gbps串行收发器,支持下一代100Gbps和400Gbps应用的Virtex-7 HT FPGA。该系列器件集成了业内最高速度和最低的收发器时钟抖动性能,同时还支持所有主要的高速串行、光学及背板协议。 来自思科(Cisco)公司的数据预计,2014年全球IP流量将在2009年的基础上增长四倍,达到每月64EB,2009年的月流量约为15EB。年复合增长率达到34%。针对这一新的发展趋势,通信设备厂商正在设计新一代 Virtex-7 HT FPGA是赛灵思公司推出的一款针对通信和网络领域的高性能现场可编程门阵列(FPGA),其关键特性在于内置了28Gbps的高速串行收发器,旨在满足日益增长的100Gbps至400Gbps带宽需求。随着全球IP流量的急剧增加,通信系统对带宽容量、接口速度和能效比的需求不断提升,Virtex-7 HT FPGA应运而生,为解决这些问题提供了有效的解决方案。 这款FPGA集成了16个28Gbps串行收发器,每个收发器都具备业界领先的高速度和低时钟抖动性能,这使得器件能够支持多种高速串行、光学和背板协议。时钟抖动的降低对于在高速通信中保持数据完整性至关重要,尤其是在从10Gbps升级到28Gbps的接口速率时。赛灵思的收发器技术采用了低相位噪声谐波锁相环和自动调整信号调整电路,确保了在高数据速率下的低抖动性能,减少了模拟和数字电路间的噪声耦合。 Virtex-7 HT FPGA不仅提供了超高的带宽,还具备良好的能效比。其逻辑容量、存储带宽和静态功耗效率相比前代产品均有显著提升。例如,它可以在单个FPGA上实现超过16个28Gbps收发器和72个13.1Gbps收发器,双向带宽达到2.8Tbps,远超竞争对手。此外,它的收发器配置灵活,可以支持100Gbps、2x100Gbps或400Gbps接口,以及传统的3Gbps或6Gbps系统端接口,适应不同应用场景的需求。 Virtex-7 HT FPGA的应用范围广泛,涵盖了从低成本的100Gbps“智能变速箱”芯片到全球首个400Gbps FPGA。它们可用于OTU-4转发器、复用转发器、SAR路由器的100Gbps线路卡,120Gbps包处理线路卡,多100G以太网端口桥,400Gbps以太网线路卡,19.6Gbps CPRI基站和远程无线电前端,以及100Gbps和400Gbps测试设备等多种用途。赛灵思的ISE Design Suite软件工具已经支持Virtex-7系列,使得开发者可以立即开始设计工作。 Virtex-7 HT FPGA是应对未来网络流量激增挑战的重要创新,它通过高度集成的高速收发器和优化的功耗性能,为通信设备制造商提供了开发更高带宽、更低功耗的系统平台。这一技术的进步有助于推动下一代100Gbps和400Gbps通信网络的发展,满足不断增长的全球IP流量需求。
- 粉丝: 3
- 资源: 871
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助