没有合适的资源?快使用搜索试试~ 我知道了~
摘 要:设计并讨论了一种新颖的完全基于CMOS 静态逻辑反相器设计的数字控制振荡器DCO 结构(Digitally-Controlled Oscillator),这种数字控制振荡器采用全数字电路构成,较之LC振荡器更加易于设计和制造,适合于高频高性能数字锁相环的应用。电路结构的仿真采用Spectre 仿真器,基于STMicroelectronics CMOS 90nm工艺,在1.2V电源电压下实现了1GHz~6GHz的数控振荡频率变化范围,功耗为0.1mW~3mW,10MHz 的频率偏移处的相位噪音约为-114dBc/Hz。 1 引言 随着数字信号处理越来越广泛的应用,数字锁相环D
资源推荐
资源详情
资源评论
模拟技术中的模拟技术中的CMOS 数控振荡器设计数控振荡器设计
摘 要:设计并讨论了一种新颖的完全基于CMOS 静态逻辑反相器设计的数字控制振荡器DCO 结构(Digitally-
Controlled Oscillator),这种数字控制振荡器采用全数字电路构成,较之LC振荡器更加易于设计和制造,适合
于高频高性能数字锁相环的应用。电路结构的仿真采用Spectre 仿真器,基于STMicroelectronics CMOS 90nm
工艺,在1.2V电源电压下实现了1GHz~6GHz的数控振荡频率变化范围,功耗为0.1mW~3mW,10MHz 的频率
偏移处的相位噪音约为-114dBc/Hz。 1 引言 随着数字信号处理越来越广泛的应用,数字锁相环D
摘 要:设计并讨论了一种新颖的完全基于CMOS 静态逻辑反相器设计的数字控制振荡器DCO 结构(Digitally-Controlled
Oscillator),这种数字控制振荡器采用全数字电路构成,较之LC振荡器更加易于设计和制造,适合于高频高性能数字锁相环
的应用。电路结构的仿真采用Spectre 仿真器,基于STMicroelectronics CMOS 90nm工艺,在1.2V电源电压下实现了
1GHz~6GHz的数控振荡频率变化范围,功耗为0.1mW~3mW,10MHz 的频率偏移处的相位噪音约为-114dBc/Hz。
1 引言引言
随着数字信号处理越来越广泛的应用,数字锁相环DPLL(Digital Phase Lock Loop)在现代集成电路设计中也越来越普
遍,特别是在数字信号处理器DSP 和微处理器这类高性能数字电路应用中,数字锁相环更是一种必不可少的电路。与传统的
模拟锁相环(Analog Phase-Locked Loop)相比,由于数字锁相环较少采用高阻值电阻、电容以及电感等非线性器件,可以
采用与高速数字逻辑电路相兼容的制造工艺来设计和制造,也更加容易在数字系统中应用。
一个典型的数字锁相环结构如图1 所示,数控振荡器DCO(Digital-Controlled Oscillator)是其中最关键和核心的部分。
数控振荡器DCO 输出了可变频率的振荡波形,决定了整个锁相环的噪声性能和功耗。数字时间转换器(Time - to -
DigitalConverter)输出了参考时钟和反馈来的输出时钟之间的相位差,一个数字环形滤波器(Digital LoopFilter)代替了模拟
环形滤波器来控制DCO,由与参考时钟的相位差来控制DCO 输出或高或低的振荡频率,输出振荡信号由负反馈送到数字时间
转换器,使相位差减小,最终让输出信号频率与参考时钟频率一致,即达到相位锁定。整个DCO 因此不再需要含有电容或电
感,同时也减少漏电流和电源噪音的问题。
图1 数字锁相环的基本结构
2 电路结构和原理电路结构和原理
数控振荡器有多种实现结构,本文设计了一种完全采用静态CMOS 逻辑电路的DCO结构,该DCO基于由CMOS 反相器构
成的环形振荡器,其电路结构如图2 所示。
资源评论
weixin_38605144
- 粉丝: 6
- 资源: 945
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
最新资源
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功