00
C0
C0
C0
80
80
80
80
80
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
01
03
0F
1F
3F
FF
FE
F1
83
02
06
04
08
18
10
10
20
20
60
40
C0
80
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
01
03
07
18
20
60
40
C0
80
80
00
00
00
00
00
01
01
03
06
0C
0C
18
30
10
10
10
10
10
18
18
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
08
04
04
06
06
06
02
02
03
01
01
01
01
01
01
81
C1
F1
79
79
3D
3F
1F
0F
0F
07
07
03
01
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
01
03
06
0C
9C
F0
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
F0
F0
30
30
30
30
10
18
08
0C
06
06
02
01
01
00
00
00
00
00
00
F0
F0
30
10
10
30
E0
C0
00
00
F2
F2
00
00
00
FE
FE
00
80
C0
60
30
10
00
40
60
30
10
90
90
F0
E0
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
F0
1F
01
00
00
00
00
E0
B8
18
08
98
F0
F0
E0
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
F0
D8
88
98
F8
F8
F0
E0
00
00
03
07
7C
C0
00
00
00
00
00
00
80
C0
70
10
18
00
00
00
00
00
FF
FF
18
10
10
18
0F
07
00
00
1F
1F
00
00
00
1F
1F
03
01
07
0E
18
10
00
0E
1F
11
11
11
18
1F
1F
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
80
FC
07
00
00
00
00
00
00
07
0F
1F
1F
1F
1F
0F
07
00
00
00
00
00
00
00
00
00
C0
C0
C0
C0
C0
C0
00
00
00
00
00
00
00
03
07
07
07
07
07
03
01
00
80
C0
C0
C0
87
0E
F8
00
00
01
01
01
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
FF
80
00
00
78
FC
FE
FE
FE
FC
FC
F8
F0
00
00
00
00
00
00
00
00
00
00
00
00
00
00
01
03
03
01
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
3F
3F
7F
7F
7F
FF
7F
7F
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
03
06
0C
08
19
1B
33
23
63
61
40
40
40
40
40
40
40
40
40
40
C0
C0
C0
C0
C0
C0
80
80
80
80
80
C0
80
80
80
C0
40
40
60
20
20
20
30
10
18
08
0C
06
02
03
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
00
没有合适的资源?快使用搜索试试~ 我知道了~
12864(ST7565P)液晶驱动
共419个文件
cdb:48个
rpt:39个
hdb:38个
5星 · 超过95%的资源 需积分: 25 21 下载量 179 浏览量
2015-03-30
10:16:00
上传
评论
收藏 2.04MB ZIP 举报
温馨提示
这个实验是模仿“顺序操作”来驱动液晶资源。Initial_module.v 组合模块,包含了 initial_control_module.v 和spi_write_module.v ;initial_control_module.v 控制初始化的 Verilog HDL 那些事兒- 建模篇 一百八十七 次序,spi_write_module 将数据以SPI 模式输出。 draw_module.v 组合模块包含了draw_control_module.v , pika_rom_module.v 和 spi_write_module.v。Rom 模块储存了64 x 128 的图片信息,控制模块控制了显示图片 的步骤,最后SPI 发送模块将数据以SPI 模式输出。 lcd_module.v 同时拥有initial_module.v 和draw_module.v 这两个组合模块,然后利用 自身的lcd_control_module.v 去控制“先使能iniital_module.v 后使能draw_module.v”。 宏观上,lcd_module.v 都是由一层一层不同功能的组合模块组合而成,实际上它却是按 照“顺序操作”的执行步骤建模而成。
资源推荐
资源详情
资源评论
收起资源包目录
12864(ST7565P)液晶驱动 (419个子文件)
_info 1KB
_vmake 26B
lcd_control_module_global_asgn_op.abo 18KB
lcd_control_module.root_partition.cmp.atm 5KB
lcd_control_module.root_partition.map.atm 3KB
initial_module.vt.bak 3KB
initial_control_module.v.bak 3KB
spi_write_module.v.bak 2KB
initial_module_run_msim_rtl_verilog.do.bak 1KB
draw_control_module.v.bak 1KB
lcd_module.v.bak 1KB
lcd_control_module.v.bak 1000B
initial_module.v.bak 98B
draw_module.v.bak 21B
initial_module_run_msim_rtl_verilog.do.bak1 1KB
pikachu.bmp 1KB
draw_control_module.cmp.bpm 870B
draw_control_module.map.bpm 840B
initial_control_module.cmp.bpm 713B
initial_control_module.map.bpm 687B
lcd_module.cmp.bpm 633B
lcd_module.ace_cmp.bpm 633B
lcd_module.map.bpm 590B
initial_control_module.cmp.cbp 182B
draw_control_module.cmp.cbp 182B
draw_control_module.map.cbp 182B
lcd_module.cmp.cdb 43KB
lcd_module.ace_cmp.cdb 43KB
draw_control_module.cmp.cdb 23KB
lcd_module.rtlv_sg.cdb 22KB
lcd_module.pre_map.cdb 21KB
lcd_module.root_partition.cmp.cdb 20KB
lcd_module.sgdiff.cdb 18KB
lcd_module.map.cdb 15KB
lcd_module.root_partition.map.cdb 15KB
initial_control_module.cmp.cdb 13KB
draw_control_module.root_partition.cmp.cdb 9KB
draw_control_module.(0).cnf.cdb 9KB
lcd_module.(6).cnf.cdb 9KB
draw_control_module.pre_map.cdb 8KB
draw_control_module.rtlv_sg.cdb 7KB
draw_control_module.sgdiff.cdb 7KB
draw_control_module.map.cdb 7KB
draw_control_module.root_partition.map.cdb 7KB
lcd_module.idb.cdb 6KB
initial_control_module.root_partition.cmp.cdb 6KB
initial_control_module.sgdiff.cdb 5KB
lcd_module.(4).cnf.cdb 5KB
lcd_module.(3).cnf.cdb 5KB
initial_control_module.(0).cnf.cdb 4KB
initial_control_module.map.cdb 4KB
initial_control_module.root_partition.map.cdb 4KB
initial_control_module.pre_map.cdb 4KB
initial_control_module.rtlv_sg.cdb 4KB
draw_control_module.idb.cdb 3KB
lcd_module.rtlv_sg_swap.cdb 3KB
lcd_module.(9).cnf.cdb 2KB
lcd_module.(1).cnf.cdb 2KB
lcd_module.(5).cnf.cdb 2KB
initial_control_module.idb.cdb 2KB
lcd_module.(7).cnf.cdb 2KB
lcd_module.(0).cnf.cdb 2KB
lcd_module.(2).cnf.cdb 1KB
lcd_module.(8).cnf.cdb 1KB
draw_control_module.map_bb.cdb 1KB
initial_control_module.map_bb.cdb 1KB
lcd_module.map_bb.cdb 1KB
lcd_module.root_partition.map.hbdb.cdb 623B
lcd_module.amm.cdb 408B
draw_control_module.amm.cdb 328B
initial_control_module.amm.cdb 253B
initial_control_module.rtlv_sg_swap.cdb 176B
draw_control_module.rtlv_sg_swap.cdb 176B
lcd_module.eco.cdb 175B
lcd_module.cdf 387B
logic_util_heursitic.dat 11KB
logic_util_heursitic.dat 6KB
logic_util_heursitic.dat 3KB
_primary.dat 3KB
_primary.dat 1KB
lcd_control_module.db_info 153B
initial_module.db_info 153B
spi_write_module.db_info 153B
lcd_control_module.db_info 153B
lcd_module.db_info 153B
lcd_module.db_info 153B
draw_module.db_info 153B
initial_control_module.db_info 137B
initial_control_module.db_info 137B
draw_control_module.db_info 137B
draw_control_module.db_info 137B
_primary.dbs 6KB
_primary.dbs 3KB
lcd_module.cmp0.ddb 145KB
lcd_module.cmp1.ddb 142KB
draw_control_module.cmp0.ddb 96KB
initial_control_module.cmp0.ddb 67KB
lcd_module.cmp2.ddb 52KB
draw_control_module.cmp2.ddb 47KB
initial_control_module.cmp2.ddb 43KB
共 419 条
- 1
- 2
- 3
- 4
- 5
资源评论
- Jasonally2015-09-26很实用,非常不错的资源。
- cuidanhong2016-07-29对我没啥用,我要的是单片机的
lsadjfisaojf
- 粉丝: 0
- 资源: 1
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
最新资源
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功