VESA Proposed Embedded DisplayPort (eDP) Standard DISTRIBUTION TO NON-MEMBERS IS PROHIBITED v1.4b d3
Copyright © 2008 – 2015 Video Electronics Standards Association. All rights reserved. Page 3 of 269
3.8 Multi-SST Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
3.8.1 Multi-SST Architecture Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
3.8.2 Multi-SST Operation Source Configuration . . . . . . . . . . . . . . . . . . . . . 58
3.8.3 Multi-SST Operation with Two SST Links, One Lane Each (2x1) . . . 61
3.8.4 Multi-SST Operation with Two SST Links, Two Lanes Each (2x2) . . 62
3.8.5 Multi-SST Operation with Four SST Links, One Lane Each (4x1) . . . 63
3.8.6 Multi-SST Operation with Pixels Overlapping
Adjacent Panel Segments . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
3.8.7 Multi-SST Operation DPCD Capabilities Register. . . . . . . . . . . . . . . . 66
3.8.8 Multi-SST Operation Timing Requirements
(Dependent Multi-SST Operation Links Only). . . . . . . . . . . . . . . . . . . 67
3.8.9 Sink CRC Registers for Multi-SST Operation . . . . . . . . . . . . . . . . . . . 68
Section 4 eDP Electrical Specification Extension . . . . . . . . . . . . . . . . . . . . . . . . . . . .71
4.1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71
4.2 Interconnect Reference Points. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
4.3 Main-Link TX TP1 Differential Signal Voltage . . . . . . . . . . . . . . . . . . . . . . . . 74
4.3.1 Link Training. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 74
4.3.2 Vdiff Training Table . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
4.4 Main-Link Electrical Specification Table . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
4.5 Link Transfer Rates and Jitter Budget. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
4.5.1 Recommended Link Transfer Rates . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
4.5.2 Differential Noise Budget . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
4.5.3 Differential Noise Budget Application . . . . . . . . . . . . . . . . . . . . . . . . . 83
4.6 Main-Link Source Device Eye Diagrams . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
4.6.1 TP3_EQ EYE Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 86
4.6.2 TP3_EQ Reference Equalizers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
4.7 AUX CH . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
4.7.1 AUX CH Electrical Sub-block . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
4.8 Link Rate Discovery and Selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
Section 5 Advanced Link Power Management . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .97
5.1 Power Management States of DPRX in a Downstream Device . . . . . . . . . . . . 99
5.2 Power Management Signaling. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 104
5.2.1 PHY Layer Power-Down . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 104
5.2.2 PHY Layer Wake . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 105
5.3 Configuration. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
5.3.1 Discovery, Enabling, and Disabling . . . . . . . . . . . . . . . . . . . . . . . . . . 109
5.4 Advanced Link Power Management DPCD Fields. . . . . . . . . . . . . . . . . . . . . 110
- 1
- 2
前往页