一、实验目的:
1、掌握Multisim软件对组合逻辑电路分析与设计的方法。
2、掌握利用集成逻辑门构建组合逻辑电路的设计过程。
3、掌握组合逻辑电路的分析方法。
二、实验环境:
1、硬件:计算机
2、软件:Multisim
三、实验原理:
全加全减器是一个实现一位全加和全减功能的组合逻辑电路,通过模式变量M来控制全加/全减算术运算。本实验可以使用74LS00(与非门),74LS86(异或)芯片来实现。Ai和Bi,Ci分别表示二进制数A与B,C的第i位,Ci+1表示第Ai和Bi ,Ci位全加/全减时产生的进位/借位,Si为Ai和Bi的和或差,M=0表示全加功能,M=1表示全减功能,