<?xml version="1.0" encoding="UTF-8" standalone="no"?>
<project source="2.15.0.2.exe" version="1.0">
This file is intended to be loaded by Logisim http://logisim.altervista.org
<lib desc="#Wiring" name="0">
<tool name="Splitter">
<a name="facing" val="north"/>
<a name="fanout" val="4"/>
<a name="incoming" val="4"/>
<a name="appear" val="left"/>
<a name="bit0" val="0"/>
<a name="bit1" val="1"/>
<a name="bit2" val="2"/>
<a name="bit3" val="3"/>
</tool>
<tool name="Pin">
<a name="facing" val="north"/>
<a name="output" val="false"/>
<a name="width" val="1"/>
<a name="tristate" val="true"/>
<a name="pull" val="none"/>
<a name="label" val=""/>
<a name="labelloc" val="north"/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="Probe">
<a name="facing" val="west"/>
<a name="radix" val="10signed"/>
<a name="label" val=""/>
<a name="labelloc" val="north"/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="Tunnel">
<a name="facing" val="east"/>
<a name="width" val="32"/>
<a name="label" val="tunnel"/>
<a name="labelfont" val="Dialog plain 12"/>
</tool>
<tool name="Pull Resistor">
<a name="facing" val="north"/>
<a name="pull" val="0"/>
</tool>
<tool name="Clock">
<a name="facing" val="north"/>
<a name="highDuration" val="1"/>
<a name="lowDuration" val="1"/>
<a name="label" val=""/>
<a name="labelloc" val="west"/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="ProgrammableGenerator">
<a name="facing" val="east"/>
<a name="nState" val="4"/>
<a name="label" val=""/>
<a name="labelloc" val="west"/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="Contents" val=""/>
</tool>
<tool name="Constant">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="value" val="0x0"/>
</tool>
<tool name="Power">
<a name="facing" val="north"/>
<a name="width" val="1"/>
</tool>
<tool name="Ground">
<a name="facing" val="south"/>
<a name="width" val="1"/>
</tool>
<tool name="Transistor">
<a name="type" val="p"/>
<a name="facing" val="east"/>
<a name="gate" val="tl"/>
<a name="width" val="1"/>
</tool>
<tool name="Transmission Gate">
<a name="facing" val="east"/>
<a name="gate" val="tl"/>
<a name="width" val="1"/>
</tool>
<tool name="Bit Extender">
<a name="in_width" val="8"/>
<a name="out_width" val="16"/>
<a name="type" val="zero"/>
</tool>
</lib>
<lib desc="#Gates" name="1">
<tool name="NOT Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="20"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="Buffer">
<a name="facing" val="east"/>
<a name="width" val="3"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="AND Gate">
<a name="facing" val="west"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="OR Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="NAND Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="NOR Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="XOR Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="xor" val="odd"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="XNOR Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="xor" val="odd"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="Odd Parity">
<a name="facing" val="south"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="3"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
<a name="negate2" val="false"/>
</tool>
<tool name="Even Parity">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="Controlled Buffer">
<a name="facing" val="north"/>
<a name="width" val="1"/>
<a name="control" val="right"/>
<a name="negatecontrol" val="false"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="Controlled Inverter">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="20"/>
<a name="control" val="right"/>
<a name="negatecontrol" val="false"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
</lib>
<lib desc="#Plexers" name="2">
<tool name="Multiplexer">
<a name="facing" val="north"/>
<a name="selloc" val="bl"/>
<a name="select" val="1"/>
<a name="width" val="32"/>
<a name="disabled" val="Z
没有合适的资源?快使用搜索试试~ 我知道了~
计算机组成头歌单总线CPU设计(定长指令周期3级时序)实验1-6关全部满分代码
共6个文件
txt:6个
1.该资源内容由用户上传,如若侵权请联系客服进行举报
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
版权申诉
5星 · 超过95%的资源 75 下载量 118 浏览量
2022-03-31
09:57:58
上传
评论 7
收藏 155KB RAR 举报
温馨提示
计算机组成头歌单总线CPU设计(定长指令周期3级时序)实验1-6关全部满分代码
资源推荐
资源详情
资源评论
收起资源包目录
单总线CPU设计(定长指令周期3级时序).rar (6个子文件)
单总线CPU设计(定长指令周期3级时序)
3.txt 483KB
2.txt 483KB
6.txt 483KB
4.txt 483KB
5.txt 483KB
1.txt 483KB
共 6 条
- 1
森诺Alyson
- 粉丝: 6447
- 资源: 18
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功
- 1
- 2
- 3
- 4
- 5
- 6
前往页