没有合适的资源?快使用搜索试试~
我知道了~
文库首页
开发技术
硬件开发
千兆以太网实现方案
千兆以太网实现方案
FPGA
4星
· 超过85%的资源
需积分: 47
18 下载量
135 浏览量
2014-05-06
21:20:39
上传
评论
收藏
406KB
PDF
举报
温馨提示
立即下载
介绍了一种基于FPGA的千兆以太网的实现方案。
资源推荐
资源评论
EDA/PLD中的基于Altera FPGA的千兆以太网实现方案
浏览:41
1 引言 在系统设备不断向小型化、集成化、网络化发展的今天,嵌入式开发成为新技术发展的最前沿,改变着系统的整体结构。FPGA由于其自身特点,成为嵌入式开发的最佳平台。Altera公司结合其最新一代高端器件推出了全新的嵌入式开发系统,能够实现软核niosII 32位处理器为核心的嵌入式开发系统。 在CvcloneII中,A1tera集成了完整的千兆以太网硬核,硬核包括MAC模块以及可选择
基于AlteraFPGA的千兆以太网实现方案
浏览:49
基于AlteraFPGA的千兆以太网实现方案
基于Altera FPGA的千兆以太网实现方案
浏览:16
在系统设备不断向小型化、集成化、网络化发展的今天,嵌入式开发成为新技术发展的最前沿,改变着系统的整体结构。FPGA由于其自身特点,成为嵌入式开发的最佳平台。Altera公司结合其最新一代高端器件推出了全新的嵌入式开发系统,能够实现软核niosII 32位处理器为核心的嵌入式开发系统。
千兆以太网 TCP, UDP协议, FPGA实现
浏览:195
本文是基于FPGA高性价比、可灵活配置的特点,也是当前流行的“微控制 器+FPGA”的嵌入式系统设计方式,所以我们提出了基于FPGA的实现方案。 本文通过在FPGA中硬件实现嵌入式TCP/IP协议(包括UDP、IP、ARP、TCP 等网络协议)以及以太网MAC协议,并提供标准MII接口,通过外接PHY实现 网络连接。
千兆网线全面解剖(图文解析)
浏览:185
现在,网络的高速发展已经进入了G时代,而千兆网络传输设备也已经不是什么新鲜东西了。但是,它们作为高端的设备,也有“高端”的价格。就像下面这根原装进口的LUCENT千兆网线,2米长,却要百元的价格,如果是普通百兆网线,4元左右就够了。今天,我就忍痛把它给大家来个全解剖,让我们一起来见识一下它到底特殊在哪里。
RJ45插座HR901170A内部原理图
浏览:148
4星 · 用户满意度95%
RJ45插座HR901170A内部原理图.pdf
10.千兆以太网开发板资料,含PCB+工程代码
浏览:184
5星 · 资源好评率100%
10.千兆以太网开发板资料,含PCB+工程代码,需要的可以下载
千M网卡AX88179和PCB+原理图
浏览:48
4星 · 用户满意度95%
M网卡AX88179和PCB+原理图
黑金开发板FPGA原理图AD格式
浏览:55
4星 · 用户满意度95%
黑金开发板核心板原理图altium designer格式。
千兆以太网保护方案 .pdf
浏览:116
千兆以太网保护方案
基于FPGA的千兆以太网实现-论文
浏览:120
5星 · 资源好评率100%
基于FPGA的千兆以太网实现
基于FPGA实现千兆以太网二层交换.pdf
浏览:35
基于FPGA实现千兆以太网二层交换.pdf
千兆以太网技术与应用
浏览:118
4星 · 用户满意度95%
译者序 前言 第一部分 千兆以太网基础 第1章 千兆网之前的以太网 1 1.1 以太网发展简史 1 1.1.1 1973-1982:以太网的产生与DIX联 盟 1 1.1.2 1982-1990:10Mb/s以太网发展成 熟 2 1.1.3 1983-1997:LAN桥接与交换 2 1.1.4 1992-1997:快速以太网
基于FPGA的千兆以太网交换芯片的设计
浏览:108
5星 · 资源好评率100%
千兆以太网(Gigabit Ethernet) 技术目前被广泛应用于局域网中, 千兆以太网二层(MAC 层) 交换芯片是千 兆以太网中的关键芯片。文章介绍了一种基于FPGA 的8 端口千兆以太网交换芯片的实现方案, 并且给出了仿真 验证结果。结果表明, 该设计方案是可行的。
RJ45线序详解(含千兆)
浏览:94
5星 · 资源好评率100%
1 双绞线接头(RJ45)针脚号码定义 2 10M双绞线接头的标准接法 3 100M双绞线接头的标准接法 4 1000M双绞线接头的标准接法 5 各类双绞线的标准接法总结 6 双绞线的标准接法的由来 7 各类双绞线的标准直连接法 8 3类、5类、超5类线有什么不同 9 HUB上的级连口的妙用
《千兆以太网测试规范》
浏览:74
4星 · 用户满意度95%
本标准是以 YD/T XXXX-2000《千兆比以太网交换机设备技术规范》为基础,,并结合实 际测试过程中积累的经验制定而成的。该标准是千兆比以太网交换机设备入网检测的主要 测试依据。
USB3.0转千兆以太网-原理图
浏览:152
5星 · 资源好评率100%
测试可用,使用cadence15.7或以上打开,压缩包也有输出pdf,方便查看。
基于FPGA的千兆光纤以太网实现-论文
浏览:48
基于FPGA的千兆光纤以太网实现
基于FPGA的千兆以太网实现
浏览:137
随着技术的迅速发展,越来越多的工程应用对以太网嵌入式设备提出了需求,因此对以太网MAC层数据处理系统的研究具有重要的现实意义。本文介绍利用以太网物理层(PHY)芯片和FPGA实现的硬件千兆网模块。其中PHY芯片作为数据传输的高速节点,处理物理层数据,而FPGA完成对MAC层数据的处理。本文研究的方法结合了FPGA的强大处理能力和PHY 芯片的驱动能力,比常规CPU+MAC层模块+PHY芯片
ARM+FPGA实现千兆以太网测试仪
浏览:133
采用ARM+FPGA实现千兆以太网测试仪的文章,可以知道以太网的测试、测试仪的设计实现
基于SoPC的千兆以太网接口卡的设计和实现
浏览:37
研究并设计了一种基于SoPC的千兆以太网接口卡,重点对千兆以太网接口卡的组成、工作流程、EMAC、时钟管理、用户逻辑设计和软件设计等关键技术进行了描述,并基于Xilinx平台验证了千兆以太网接口卡的有效性。本文的研究为基于SoPC实现自主化的千兆以太网产品具有一定的工程参考价值。
千兆以太网fpga实现程序,verilog,udp
浏览:196
千兆以太网fpga实现程序,verilog,fpga,rgmii,udp协议,非常具有参考价值。
USB2.0转千兆以太网方案芯片
浏览:173
5星 · 资源好评率100%
USB2.0转千兆以太网方案芯片, AX88178A datasheet。
千兆以太网中CRC-32的并行实现
浏览:123
为了保证数据通信的可靠性,要使用一定的检错和纠错方式。循环冗余校验码(CRC)作为一种分组码,具有一定的检错功能。以太网传输帧中使用的是CRC-32校验码作为以太帧的最后4个字节,同以太帧一起传输。CRC的实现方式分为串行方式和并行方式,由于并行方式一个时钟周期内可以处理8个bit,与千兆以太网的GMII接口协议相符合,故千兆以太网的CRC校验码的生成和校验中常使用并行算法实现。本文研究了CRC校
Verilog实现千兆以太网以及ADDA转换
浏览:86
3星 · 编辑精心推荐
该压缩包包含发送端和接收端,以及ADDA转换,还有以太网组帧等,平台是Verilog,quartus15.0,cyclone5配置。
秦皇岛港务集团采用3Com千兆以太网方案
浏览:48
本文介绍了随着秦皇岛港业务的持续发展、管理工作的不断完善、办公自动化水平的提升、对带宽和对数据传送质量要求的提高,秦皇岛港务集团急需对原网络进行扩建工,以满足新的发展要求。网络升级后,利用3Com公司最新的网管软件,不仅可以管理新购置的设备,而且可以实现对原有3Com SuperStack II系列产品的统一管理,有效的降低了网管人员工作压力,提高了工作效率。利用3Com产品为三层核心交换机提供冗
评论
收藏
内容反馈
立即下载
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
CV计算机视觉工程师
2017-12-05
还没有实验用
qq_15124543
粉丝: 0
资源:
2
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
CAJViewer 9.0_x64-setup.exe
Python基于卷积神经网络实现的人脸年龄估计与性别识别系统源码+数据集(高分优质项目).zip
京东手机电脑链接互转.zip
servant C++语言框架rpc的源码实现 tools C++语言框架IDL工具的源码实现 util C++语言.7z
使用pyqt创建一个登录具有动态背景的登陆界面
实验名称 调幅波信号的解调
实验名称 振幅调制器(利用乘法器)
实验名称 高频谐振功率放大器
实验名称 小信号调谐放大器 一、实验目的 1. 熟悉电子元器件和
2019年Java程序设计教程测试题及答案-测试题一.docx
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功