4 .综合 (Synthesis) :将用行为和功能层次表达的系统转换成
低层次的便于具体实现的模块组合装配过程。整个综合过程就
是将设计者在 EDA 平台上编辑输入的 HDL 文本、原理图或状态
图形描述,依据给定的硬件结构组件和约束控制条件进行编译、
优化、转换和综合,最终获得门级电路甚至更底层的电路描述
网表文件。
5 .适配:适配器也称结构综合器,它的功能是将由综合器产
生的网表文件配置于指定的目标器件中,使之产生最终的下载
文件,如 JEDEC 、 Jam 格式的文件。适配所选定的目标器件 (F
PGA/CPLD 芯片 ) 必须属于原综合器指定的目标器件系列。逻
辑综合通过后必须利用适配器将综合后网表文件针对某一具体
的目标器件进行逻辑映射操作,其中包括底层器件配置、逻辑
分割、逻辑优化、逻辑布局布线操作。适配完成后可以利用适
配所产生的仿真文件作精确的时序仿真,同时产生可用于编程
的文件。
第 1 章 EDA 技术概述 ( 续 )
评论0