Design Entry HDL原理图分册教程
### Design Entry HDL原理图分册教程知识点概览 #### 一、原理图输入与项目管理 ##### 1. 原理图输入基础 - **概念简介**:原理图输入是利用图形化的用户界面来描述电路的过程。这种方式直观易懂,特别适合于初学者。 - **流程说明**: - **创建原理图**:首先确定项目的基本信息,如项目名称等。 - **设计流程**:包括绘制电路图、添加元件、连接线路、检查错误等步骤。 ##### 2. 项目管理器 - **概念**:项目管理器是一种用于组织和管理电路设计项目的工具。 - **项目结构**:项目通常包含多个文件,如原理图文件、库文件等。 - **项目创建/打开**:可以通过项目管理器新建项目或打开现有项目。 - **原理图库添加**:选择需要的库文件以方便后续元件的添加。 - **设计名称填写**:为设计指定唯一的名称。 - **新设计增加**:在项目中添加新的设计。 - **cds.lib文件修改**:编辑配置文件以适应特定的设计需求。 - **工具设置**:根据个人偏好调整软件设置。 - **项目文件管理**:包括文件的添加、删除、重命名等操作。 #### 二、原理图设计——基本操作 ##### 1. 创建原理图流程 - **基本流程**:创建新文件、选择图纸尺寸、设置网格、放置元件、连线等。 - **层次化原理图**:涉及子图的设计,通过主图与子图之间的链接实现。 ##### 2. 图纸版面设置 - **统一格式设置**:包括图纸大小、标题栏等。 - **栅格设置**:定义绘图时的参考网格,便于元件定位。 ##### 3. Concept编辑环境 - **栅格设置**:控制栅格的间距,有助于精确放置元件。 - **文字设置**:调整文字样式、大小等属性,确保信息清晰可读。 ##### 4. 添加首页和目录页 - **目录页格式**:通常包含设计概述、章节列表等内容。 - **目录表**:列出所有设计部分及其所在页码,便于快速查找。 ##### 5. 页面操作 - **增加/删除/插入新页**:根据需要调整原理图的布局。 - **多页面操作**:管理多张原理图页,实现复杂电路的设计。 - **设计元素删除**:可以移除不再需要的设计视图或页面。 ##### 6. 基本界面操作 - **快捷键**:提高工作效率的关键。 - **笔画命令**:用于绘制线条和其他图形元素。 ##### 7. 基本命令 - **编辑命令**:如剪切、复制、粘贴等。 - **显示命令**:缩放、平移等查看功能。 - **网络连接**:定义不同网络名之间的连接规则。 - **连接检查**:确保电路连接正确无误。 - **设计保存/打开**:保存当前工作状态或恢复已保存的设计。 ##### 8. DesignEntryHDL模式 - **软件模式**:支持不同的设计环境,如模拟、数字等。 ##### 9. 添加元件 - **元件添加**:从库中选择所需的元件并放置在原理图上。 - **元件替换**:更新已有元件。 - **物理属性设置**:定义元件的具体特性。 - **Section元件**:特定类型的元件,用于表示特殊功能。 - **库浏览器PartBrowser**:浏览元件库并选择合适的元件。 ##### 10. 多窗口添加元件 - **多窗口支持**:在多个窗口中同时进行元件的添加和编辑。 ##### 11. 画线 - **Draw方式**:手动绘制线路。 - **Route方式**:自动布线功能。 ##### 12. 添加信号名 - **信号命名规范**:根据不同的信号类型采用不同的命名规则。 ##### 13. 画总线 - **总线绘制**:用于表示多个信号线的集合。 ##### 14. 元件位号手工标注 - **手工标注**:手动为元件分配位号,以增强设计的可读性。 ##### 15. 加端口 - **端口添加**:定义外部接口。 #### 三、属性和文本 ##### 1. DesignEntryHDL属性 - **锁住属性**:防止某些属性被意外更改。 - **拷贝属性**:将一个元件的属性复制到另一个元件。 - **添加属性**:为元件添加新的属性。 - **区分大小写**:某些属性值区分大小写。 - **电源管脚指定**:指定哪些管脚作为电源输入。 ##### 2. 文字操作 - **文本宏定义**:创建可重复使用的文本块。 - **定制文本**:调整字体、颜色等属性。 #### 四、群组 - **群组定义**:将相关的元件组合在一起。 - **群组命名**:为每个群组指定唯一的名称。 - **群组操作**:包括移动、复制等操作。 #### 五、模块设计 - **模块概念**:将复杂的电路分解为可管理的部分。 - **模块符号创建**:设计模块的符号表示。 - **层次图创建**:使用自顶向下或自底向上的方法构建层次结构。 - **模块排序**:按照一定的顺序排列模块。 #### 六、约束管理器 - **层次设计中的约束**:定义各层级之间的约束条件。 - **信号完整性分析**:支持Xnets(未知网络)、差分对等特性的设置与检查。 #### 七、信号完整性分析特性 - **Xnets支持**:创建、显示、处理Xnets及其约束。 - **GUI支持**:提供图形用户界面以方便操作。 - **模型指定**:为元件指定模型以进行更精确的信号完整性分析。 - **拓扑提取**:从原理图中提取网络拓扑结构。 - **目标网络匹配**:为网络指定特定的目标约束。 《Design Entry HDL原理图分册教程》涵盖了从项目管理到具体设计操作等多个方面,旨在帮助用户全面掌握基于Design Entry HDL工具的原理图设计方法和技术要点。无论是初学者还是有经验的设计师,都能从中获得宝贵的知识和技能。
剩余173页未读,继续阅读
- zhuxudongyun22016-03-24不错的东西,可以参考参考
- 叶落无痕872015-06-22挺有用的,学到了不少
- tanglj862013-01-08不错的东西,可以参考参考
- cufe07042014-11-04不错的东西,值得推荐
- cbhcaobhui2014-09-25很实用 推荐下载
- 粉丝: 0
- 资源: 2
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助