数字集成电路设计实验报告
本实验报告涵盖了数字集成电路设计的实验报告,包括实验一和实验二。实验一主要介绍了反相器幅员设计,包括绘制 PMOS 布局图、绘制 NMOS 布局图、绘制反相器布局图,并通过 T-Spice 模拟得到了反相器的幅员仿真曲线。实验二主要介绍了静态互补反相器电路设计,包括绘制反相器电路图、反相器瞬时分析、反相器直流分析,并观察晶体管尺寸大小对反相器性能的影响。
在实验一中,我们首先绘制了 PMOS 布局图,包括绘制 N Well 图层、Active 图层、P Select 图层、Poly 图层、Active Contact 图层、Metal1 图层等步骤。然后,我们绘制了 NMOS 布局图,包括新增 NMOS 组件、编辑 NMOS 组件、设计导览等步骤。我们绘制了反相器布局图,包括取代设定、编辑组件、坐标设定、复制组件、引用 nmos 组件、引用 pmos 组件等步骤。
在实验二中,我们首先绘制了反相器电路图,包括编辑模块、从组件库引用模块、编辑反相器、参加联机、参加输入端口与输出端口等步骤。然后,我们进行了反相器瞬时分析,包括复制 inv 模块、翻开 inv 模块、参加工作电源、参加输入信号等步骤。我们进行了反相器直流分析,包括复制 i modules、参加工作电源、参加输入信号等步骤。
通过这两个实验,我们可以熟悉数字集成电路设计的实验步骤和方法,可以了解反相器的设计和仿真过程,并掌握晶体管尺寸大小对反相器性能的影响。
知识点:
1. 数字集成电路设计实验的步骤和方法
2. 反相器幅员设计的步骤和方法
3. 静态互补反相器电路设计的步骤和方法
4. T-Spice 模拟的应用
5. 晶体管尺寸大小对反相器性能的影响
6. 反相器的设计和仿真过程
7. 数字集成电路设计实验的重要性和应用
本实验报告涵盖了数字集成电路设计的实验步骤和方法,包括反相器幅员设计和静态互补反相器电路设计,并观察晶体管尺寸大小对反相器性能的影响。