www.fpga-arm.com
2
CAT24WC01/02/04/08/16
1K/2K/4K/8K/16K 位串行 E
2
PROM
特性
与
400KHz I
2
C
总线兼容
1.8
到
6.0
伏工作电压范围
低功耗
CMOS
技术
写保护功能 当
WP
为高电平时进入写保护状态
页写缓冲器
自定时擦写周期
1,000,000
编程
/
擦除周期
可保存数据
100
年
8
脚
DIP SOIC
或
TSSOP
封装
温度范围 商业级 工业级和汽车级
概述
CAT24WC01/02/04/08/16
是一个
1K/2K/4K/8K/16K
位串行
CMOS E
2
PROM
内部含有
128/256/512/1024/2048
个
8
位字节
CATALYST
公司的先进
CMOS
技术实质上减少了器件的功耗
CAT24WC01
有一个
8
字节页写缓冲器
CAT24WC02/04/08/16
有一个
16
字节页写缓冲器
该器件通过
I
2
C
总线接口进行操作 有一个专门的写保护功能
管脚配置
管脚描述
管脚名称
功能
A0 A1 A2
器件地址选择
SDA
串行数据
/
地址
SCL
串行时钟
WP
写保护
Vcc
+1.8V
6.0V
工作电压
Vss
地
海纳电子资讯网: www.fpga-arm.com
www.fpga-arm.com
3
方框图
极限参数
工作温度
工业级
-55 +125
商业级
0 +75
贮存温度
-65 +150
各管脚承受电压
-2.0 Vcc+2.0V
Vcc
管脚承受电压
-2.0 +7.0V
封装功率损耗
T
a
=25 1.0W
焊接温度
(10
秒
)
300
输出短路电流
100mA
可靠性参数
符号
参数
最小
最大
单位
参考测试模式
N
END
耐久性
1,000,000
周期
/
字节
MIL-STD-883
测试方法
1033
T
DR
数据保存时间
100
年
MIL-STD-883
测试方法
1008
V
ZAP
ESD 2000 V
MIL-STD-883
测试方法
3015
I
LT H
上拉电流
100 mA
JEDEC
标准
17
海纳电子资讯网: www.fpga-arm.com
www.fpga-arm.com
4
直流操作特性
Vcc=+1.8V
+6.0V
除非特别说明
符号
参数
最小
典型
最大
单位
测试条件
I
CC
电源电流
3 mA F
SCL
=100KHz
I
SB
备用电流
(Vcc=5.0V)
0
A
V
IN
=0 ~Vcc
I
LI
输入漏电流
10
A
V
IN
=0 ~Vcc
I
LO
输出漏电流
10
A
V
OUT
=0 ~Vcc
V
IL
输入低电压
1
Vcc 0.3
V
V
IH
输入高电压
Vcc
0.7
Vcc+0.5 V
V
OL1
输出低电压
0.4 V I
OL
=3 mA
V
OL2
输出低电压
0.5 V I
OL
=1.5 mA
分布电容
T
A
=25 , f =1.0MHz, Vcc =5V
符号
测试项
最大
单位
条件
C
I/O
I/O
电容
SDA
脚
8 PF V
I/O
=0V
C
IN
输出电容
A0 A1 A2 SCL WP
6 PF V
IN=
0V
交流特性
Vcc=+1.8V
+6.0V
除非特别说明
输出负载能力为
1
个
TTL
门和
100pF
读写周期范围
1.8 V
2.5 V 4.5V 5.5V
符号 参数
最小
最大
最小
最大
单位
F
SCL
时钟频率
100 400 KHz
T
I
SCL,SDA
输入的噪声抑制时间
200 200 ns
t
AA
SCL
变低至
SDA
数据输出及应答信号
3.5 1
s
t
BUF
新的发送开始前总线空闲时间
4.7 1.2
s
t
HD: STA
起始信号保持时间
4 0.6
s
t
LOW
时钟低电平周期
4.7 1.2
s
t
HIGH
时钟高电平周期
4 0.6
s
t
SU: STA
起始信号建立时间
4.7 0.6
s
t
HD: DAT
数据输入保持时间
0 0 ns
t
SUl: DAT
数据输入建立时间
50 50 ns
t
R
SDA
及
SCL
上升时间
1 0.3
s
t
F
SDA
及
SCL
下降时间
300 300 ns
t
SU: STO
停止信号建立时间
4 0.6
s
t
DH
数据输出保持时间
100 100 ns
海纳电子资讯网: www.fpga-arm.com
www.fpga-arm.com
5
上电时序
符号
参数
最大
单位
t
PUR
上电到读操作
1 ms
t
PUW
上电到写操作
1 ms
写周期限制
符号
参数
最小
典型
最大
单位
t
WR
写周期时间
10 ms
写周期时间是指从一个写时序的有效停止信号到内部编程
/
擦除周期结束的这一段时间 在写周期期
间
总线接口电路禁能
SDA
保持为高电平
器件不响应外部操作
功能描述
CAT24WC01/02/04/08/16
支持
I
2
C
总线数据传送协议
I
2
C
总线协议规定 任何将数据传送到总线的
器件作为发送器
任何从总线接收数据的器件为接收器 数据传送是由产生串行时钟和所有起始停止信
号的主器件控制的
主器件和从器件都可以作为发送器或接收器 但由主器件控制传送数据 发送或接
收
的模式 通过器件地址输入端
A0 A1
和
A2
可以实现将最多
8
个
24WC01
和
24WC02
器件
4
个
242C04
器件
,2
个
24WC08
器件和
1
个
24WC16
器件连接到总线上
管脚描述
SCL 串行时钟
CAT24WC01/02/04/08/16
串行时钟输入管脚用于产生器件所有数据发送或接收的时钟
这是一个输
入管脚
SDA 串行数据
/
地址
CAT24WC01/02/04/08/16
双向串行数据
/
地址管脚用于器件所有数据的发送或接收
SDA
是一个开漏
输出管脚 可与其它开漏输出或集电极开路输出进行线或
wire-OR
A0
A1 A2 器件地址输入端
这些输入脚用于多个器件级联时设置器件地址
当这些脚悬空时默认值为
0 24WC01
除外
当使用
24WC01
或
24WC02
时最大可级联
8
个器件
如果只有一个
24WC02
被总线寻址 这三个地
址输入脚
A0 A1 A2
可悬空或连接到
Vss
如果只有一个
24WC01
被总线寻址 这三个地址输入
脚
A0 A1 A2
必须连接到
Vss
当使用
24WC04
时最多可连接
4
个器件 该器件仅使用
A1
A2
地址管脚
A0
管脚未用
可以连
接到
Vss
或悬空 如果只有一个
24WC04
被总线寻址
A1
和
A2
地址管脚可悬空或连接到
Vss
当使用
24WC08
时最多可连接
2
个器件 且仅使用地址管脚
A2
A0 A1
管脚未用
可以连接到
Vss
或悬空
如果只有一个
24WC08
被总线寻址
A2
管脚可悬空或连接到
Vss
当使用
24WC16
时最多只可连接
1
个器件
所有地址管脚
A0
A1 A2
都未用
管脚可以连接到
Vss
或悬空
WP 写保护
如果
WP
管脚连接到
Vcc
所有的内容都被写保护 只能读 当
WP
管脚连接到
Vss
或悬空 允许
器件进行正常的读
/
写操作
I
2
C 总线协议
I
2
C
总线协议定义如下
海纳电子资讯网: www.fpga-arm.com