Cadence 推出用于早期软件开发的 FPGA 原型验证平台
Protium S1
楷登电子(美国 Cadence 公司)今日发布全新基于 FPGA 的 Protium™
S1 原型验证平台。借由创新的实现算法,平台可显著提高工程生产效率。
Protium S1 与 Cadence® Palladium® Z1 企业级仿真平台前端一致,初始设计启
动速度较传统 FPGA 原型平台提升 80%。Protium S1 采用 Xilinx® Virtex™
UltraScale™ FPGA 技术,设计容量比上一代平台提升 6 倍,性能提高 2 倍。产
品正式发布之前,Protium S1 已被网络、消费者类和存储类市场多家厂商先期
采用。如需了解更多详情,请参访 cadence/go/protium-s1。
“Cadence Protium S1 平台可以确保多至数以百计的软件开发者在开发流
程的最早阶段,就能专注于设计验证和软件开发,而不是原型验证。“Xilinx 公
司系统软件、集成和验证事业部资深总监 Peter Ryser 谈到,“结合 Cadence
Palladium Z1 硬件仿真加速平台的标准流程,使开发更平滑的从硬件仿真过渡
到原型验证,大大提升了我们的效率。”
“作为以太网、InfiniBand 智能互联解决方案与服务器、存储和超集聚基
础架构的领先供应商,我们设计复杂度的持续增加,对验证环节提出了更严苛
的要求。” Mellanox Technologies 公司硅工程副总裁 Alon Webman 讲到,
“Cadence Protium S1 平台与 Palladium Z1 硬件加速器凭借其业界领先的一致性,
使我们能够优化硬件加速和 FPGA 原型验证之间的平衡。由于 Protium S1 平台
进行硬件回归和软件开发的速度远高于硬件仿真,使得我们可以将 Palladium
Z1 硬件加速器更加专注地用于硬件和软件验证领域的更高价值使用模式。”
Protium S1 平台凭借以下优势来助力设计师进一步提高生产力:
· 超高速原型设计:Protium S1 平台具备先进的存储单元建模和实现能