1. 学会用集成电路构成计数器的方法。
2. 掌握中规模集成计数器的使用及功能测试方法。
3. 运用集成计数器构成 1/N 分频器。
二、实验原理
计数器是数字系统中用的较多的基本逻辑器件,它的基本功能是统计时钟脉冲的个数,
即实现计数操作,它也可用与分频、定时、产生节拍脉冲和脉冲序列等。例如,计算机中的
时序发生器、分频器、指令计数器等都要使用计数器。
计数器的种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,可分为
同步计数器和异步计数器;按进位体制的不同,可分为二进制计数器、十进制计数器和任意
进制计数器;按计数过程中数字增减趋势的不同,可分为加法计数器、减法计数器和可逆计
数器;还有可预制数和可编程序功能计数器等等。
1、 用 D 触发器构成异步二进制加法/减法计数器
图 15-1 3 位二进制异步加法器
如上图 15-1 所示,是由 3 个上升沿触发的 D 触发器组成的 3 位二进制异步加法器。图
中各个触发器的反相输出端与该触发器的 D 输入端相连,就把 D 触发器转换成为计数型触
发器 T。
将上图加以少许改变后,即将低位触发器的 Q 端与高一位的 CP 端相连,就得到 3 位二
进制异步减法器,如下所示:
图 15-2 3 位二进制异步减法器
2、异步集成计数器 74LS90
74LS90 为中规模 TTL 集成计数器,可实现二分频、五分频和十分频等功能,它由一个
评论0
最新资源