没有合适的资源?快使用搜索试试~ 我知道了~
第3章 数字电路实验.pdf
1.该资源内容由用户上传,如若侵权请联系客服进行举报
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
版权申诉
0 下载量 8 浏览量
2022-07-09
05:51:40
上传
评论
收藏 1.53MB PDF 举报
温馨提示
试读
13页
第3章 数字电路实验.pdf第3章 数字电路实验.pdf第3章 数字电路实验.pdf第3章 数字电路实验.pdf第3章 数字电路实验.pdf第3章 数字电路实验.pdf第3章 数字电路实验.pdf第3章 数字电路实验.pdf第3章 数字电路实验.pdf
资源推荐
资源详情
资源评论
第 3 章 数字电路实验
实验 3.1 组合逻辑电路及其应用
1. 实验目的
(1)掌握集成门电路的功能及使用方法。
(2)掌握组合逻辑电路的分析和设计方法。
(3)了解常用中、小规模集成组合逻辑电路的灵活运用。
2. 实验预习要求
(1) 根据图 3.1.1 所示逻辑电路,写出逻辑式,归纳出电路实现的逻辑功能。
(2)根据实验内容(3)的要求,完成交通信号灯故障报警电路的设计,并画出逻辑
图,写出输出端的逻辑表达式。
(3)在本实验各电路图中,标出各集成芯片的型号及引脚号码。
3. 实验仪器及器件
序号
1
2
3
名 称
电子技术实验箱
数字式万用表
数字存储示波器
型 号
DCL - I
UT51
TDS 1002
数 量
1 台
1 台
1 台
本实验所用到集成芯片列表如下(引脚分布图见本书后附录 D)。
序号
1
2
3
4
5
6
7
8
芯片型号
74LS00
74LS02
74LS04
74LS11
74LS20
74LS32
74LS125
74LS139
功 能
二输入与非门
二输入或非门
反相器(非门)
三输入与门
四输入与非门
二输入或门
总线缓冲驱动器(三态)
2-4 线译码器
门电路数目/片
4
4
6
3
2
4
4
2
引脚数
14
14
14
14
14
14
14
16
4. 实验内容与任务
(1)与非门逻辑功能的测试
测试 TTL 与非门 74LS00(任选 1 个门)的逻辑功能,将测量值填入表 3.1.1 中。
所有 TTL 组件的电源电压均为 5V,由实验箱上的“+5V”电源提供。输入变量 A、B
的“0”、“1”电平由实验箱的“数据开关”提供(K1 ~ K10),开关拨向上时为高电平 1,
拨向下时为低电平 0。与非门输出变量Y 的 “电压值”用万用表直流电压档测量,输出变
量 Y 的“逻辑”采用实验箱上方“电平指示”(发光二极管 LED,L1 ~ L8)进行显示,灯
48
亮表示高电平“1”,灯灭表示低电平“0”。
表 3.1.1
输 入 变 量
A
0
0
1
1
B
0
1
0
1
输 出 变 量 Y
电压值 逻辑值
(2)组合逻辑电路的功能测试
按图 3.1.1 逻辑电路接线(非门采用 74LS04,或非门采用 74LS02)。
在不同输入信号的组合下,测试输出变量 Y
1
、Y
2
、Y
3
的状态,填入表 3.1.2 中,并
分析该电路实现的逻辑功能。
A
表 3.1.2
1
≥1
≥1
1
≥1
输入变量
Y
1
Y
2
Y
3
A
0
0
1
图 3.1.1
1
B
0
1
0
1
Y
1
输 出 变 量
Y
2
Y
3
B
(3) 交通信号灯故障报警电路的设计
设计要求:当交通信号灯是故障状态时,故障报警电路发出报警信号。
交通信号灯为三盏:红灯(R)、黄灯(Y)、和绿灯(G),R、Y、G 作为输入信号。
输入“1”表示灯亮;“0”表示灯暗。正常工作时电路输出 F 为“0”;出现故障时 F 为“1”。
正常工作情况是:G 亮、R 暗、Y 暗 —— 通行;
G 亮、R 暗、Y 亮 —— 准备停车;
G 暗、R 亮、Y 暗 —— 停车。
当 R、G、Y 亮、暗状态是其它组合情况时,为故障状态。
根据要求:a)
列逻辑真值表;b) 写出报警信号的表达式;c) 设计出逻辑电路图。
注意:逻辑电路设计应尽可能选用 DCL - 型电子技术实验箱提供的器件。
用实验系统提供的器件连接逻辑电路,并进行测试。
(4)用集成组合逻辑部件构成数据总线
49
用中规模集成 2-4 线译码器(74LS139)及 4 总线缓冲器(三态)(74LS125)将四个
外部设备的采样数据分时送入数据总线,数据总线构成的原理电路如图3.1.2 所示。
设外部设备的数据有 A、B、C、D 4 路,分别取自实验箱上的“1Hz 信号”、“单次脉
冲”(由逻辑开关提供)、“高电平 1”和“低电平 0”(由数据开关提供)。输入数据与总线
输出之间可采用三态缓冲器实现分时控制。各缓冲器的使能控制端分别由 2-4 线译码器
(74LS139)的输出端进行控制。将 74LS125 的四个输出端接在一起模拟数据总线 Y,利
用一个 LED(发光二极管)显示总线 Y 的状态。
按图 3.1.2 连接电路,其中输入 A
1
、A
0
的状态由实验箱下方的“数据开关”提供。
测试电路实现的逻辑功能,将测量结果填入表 3.1.3 中。
建议:在译码器 74LS139 的输出端,分别接四个 LED,可直观地显示其逻辑状态。
说明:三态缓冲器采
用 74LS125 实现,缓冲器
的功能为信号驱动和总线
隔离。74LS125 中有四个
缓冲器,具有各自的使能
控制端,低电平有效。当
某一缓冲器被选通时,其
输出端状态随输入端状态
改变(Y
A
= A),其余未被
选通的缓冲器输出为高阻
状态。
输 入
A
1
0
0
1
1
A
0
0
1
0
1
译 码 器 输 出
图 3.1.2
表 3.1.3
数 据 输 入
A
B
C
D
1Hz 信号
单次脉冲
高电平 1
低电平 0
总线输出 Y
A
1
A
1
A
0
A
Y
A
E
Y
A
Y
B
Y
C
总
线
Y
Y
0
B
C
D
1
A
0
Y
1
Y
2
E
E
0
E
S S
Y
3
74LS139
Y
D
74LS125
Y
0
Y
1
Y
2
Y
3
5. 实验总结要求
(1)根据实验结果说明三态缓冲器的输出端为何允许直接连在一起作为总线?
(2)如何判断所用的门电路芯片是否已损坏?
50
剩余12页未读,继续阅读
资源评论
G11176593
- 粉丝: 6691
- 资源: 3万+
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功