基于FPGA 的5B6B 编译码器的设计与测试
为避免简单的二电平码对数字光纤通信系统传输的影响设计适用于数字光纤通信系统的 5B6B 编译码器 实现对简单二电平码进行码型变换袁保证传输的透明性遥 该设计利用码字数字和渊WDS冤进行编码码字的选择采用 正尧负两种模式交替的方法在保证平均误码增值系数最小的基础上袁以 6 种码变换规则中的一种为例完成设计遥 该 设计采用 云孕郧粤 设计流程袁运用 Verilog HDL 语言完成 5B6B 编译码器各个模块的设计袁并在 Quartus II 软件上进行 仿真测试遥 仿真结果表明院该设计功能正确袁可根据需要实现不同码表中相应 5B 与 6B 码之间的转换袁实现简单应 用灵活并能减少数字码流中连野0冶或连野1冶的数目袁减小基线漂移
0
202
1.68MB
2015-12-04
9