• 同步置数法接成的九进制计数器.ms7

    用74160以同步置数法实现了同步九进制计数器的功能. 掌握74160的应用方法对于提升电路设计效率有着十分重要的作用.

    5
    1243
    235KB
    2019-11-22
    49
  • 同步置数法接成的八进制计数器.ms7

    用74160以同步置数法实现了同步八进制计数器的功能. 掌握74160的应用方法对于提升电路设计效率有着十分重要的作用.

    0
    2561
    235KB
    2019-11-22
    41
  • 74160功能实验.ms7

    掌握同步十进制加法计数器74160的使用方法十分重要, 本文件对74160的四种功能进行了实验. 读者应仔细研究74160芯片的使用方法, 以为设计更复杂的计数电路做铺垫.

    0
    717
    284KB
    2019-11-14
    50
  • 异步一百进制加法计数器(两片74160构成).zip

    两片74160加上进位输出电路, 构成异步一百进制加法计数器. 读者应先掌握单片74160的使用方法, 再进行该电路的学习.

    0
    1731
    37KB
    2019-11-14
    41
  • 异步时序逻辑电路.zip

    该压缩文件中包含11个异步时序逻辑电路, 均为本人设计. 读者可通过电路源文件与本人博客中的解析, 完整地学习这部分的设计.

    0
    222
    385KB
    2019-11-14
    40
  • 同步时序逻辑电路.zip

    该压缩文件中包含28个同步时序逻辑电路, 均为本人设计. 读者可通过电路源文件与本人博客中的解析, 完整地学习这部分的设计.

    0
    176
    500KB
    2019-11-14
    22
  • 异步六进制加法计数器(上升沿触发).ms7

    本电路实现了异步六进制加法计数器的功能. 该设计思路用观察时序图的方式求出时钟方程, 再根据时钟取值修改状态表, 之后再求出状态激励方程(D触发器).

    5
    1298
    152KB
    2019-11-14
    35
  • 异步十四进制加法计数器(上升沿触发)(D).zip

    本电路实现了异步十四进制加法计数器的功能. 该设计思路用观察时序图的方式求出时钟方程, 再根据时钟取值修改状态表, 之后再求出状态激励方程(D触发器).

    0
    964
    32KB
    2019-11-14
    17
  • 异步十六进制加法计数器(上升沿触发)(D)(设计方案1、2).zip

    用两种思路实现了异步十六进制加法计数器的功能. 两种思路都采用看时序图法完成了电路的设计, 不同之处在于对于时钟方程的选择不同. 建议读者以对比的眼光分析这里的两种设计思路.

    0
    1876
    53KB
    2019-11-14
    50
  • 异步十进制加法计数器(上升沿触发)(D)(设计方案2).zip

    本电路对于时钟方程的选择与之前不同, 但最终都实现了十进制加法计数的功能. 建议读者对比这两种设计思路进行分析, 以掌握更灵活的设计方法.

    0
    709
    26KB
    2019-11-14
    32
  • 笔耕不辍

    累计3年每年原创文章数量>=20篇
  • 分享王者

    成功上传51个资源即可获取
  • 持续创作

    授予每个自然月内发布4篇或4篇以上原创或翻译IT博文的用户。不积跬步无以至千里,不积小流无以成江海,程序人生的精彩需要坚持不懈地积累!
  • 分享宗师

    成功上传21个资源即可获取
  • 签到达人

    累计签到获取,不积跬步,无以至千里,继续坚持!
  • 签到新秀

    累计签到获取,不积跬步,无以至千里,继续坚持!
  • 创作能手

    授予每个自然周发布9篇以上(包括9篇)原创IT博文的用户
关注 私信
上传资源赚积分or赚钱