此程序实现的是在FPGA里面定制ROM,事先存进去,然后单片机控制时序,将他们读出来,送给玩不的DAC,DAC将输出一个波形。
此程序时先在FPGA中定制一个RAM,然后单片机控制时序,先将数据写进去,然后读出来,验证数据是否是对的。
用FPGA做的测频模块需要用单片机来控制,此程序是基于C8051F系列单片机的。
用VHDL语言写的测量信号频率的程序,测频的精度很高,可以达到10(-6)精度
用VHDL语言写的双路DDS的程序,通过频率和相位控制字来控制两路正弦信号的频率和相位差。