没有合适的资源?快使用搜索试试~ 我知道了~
微型计算机技术课后习题一二三章答案.doc
1.该资源内容由用户上传,如若侵权请联系客服进行举报
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
版权申诉
0 下载量 126 浏览量
2022-07-14
08:27:30
上传
评论
收藏 83KB DOC 举报
温馨提示
试读
14页
微型计算机技术课后习题一二三章答案.doc
资源推荐
资源详情
资源评论
.
1 / 14
微计算机二三章
1.已知物理地址为 FFFF0H,且段内偏移量为 A000H,若对应的段地址放在 DS 中,则 DS 应为
(B) 。
A.5FFFH B.F5FFH
C.5FFF0H D.F5FF0H
2.下列 CPU 中属于准 16 位的是 C 。
A.8080 B.8086 C.8088 D.80386SX
3.8088 的外部数据总线为 A 位。
A.8 B.16 C.32 D.64
4.8086CPU 的内部结构由 D 组成。
A.ALU,EU,BIU B.ALU,BIU,地址加法器
C.寄存器组,ALU D.EU,BIU
5.每当 8086 的指令队列中有 B 空字节,BIU 就会自动把指令取到指令队列中。
A.1 个 B.2 个 C.3 个 D.4 个
6.BIU 的功能是 C。
A.计算有效地址
B.分析指令,产生控制信号
C.与存储器或 I/O 端口之间进行传送,并能形成物理地址
D.进行算术运算与逻辑运算
7.指令队列缓冲器的作用是 D 。
A.暂存操作数地址 B.暂存操作数
C.暂存指令地址 D.暂存预取指令
8.8086 的指令队列的长度是 C 字节。
A.4 个 B.5 个 C.6 个 D.8 个
9.8088 的指令队列的长度是 A 字节。
A.4 个 B.5 个 C.6 个 D.8 个
10.下列寄存器都存在于 BIU 部件的是 B。
A.SP、CS B.IP、DS
C.BP、IP D.FR、SP
11.8086 CPU 内部共有 C 个 16 位寄存器。
A.12 B.13 C.14 D.16
12.不属于 EU 部分的寄存器是 A 。
A.IP B.BP C.DI D.SP
13.8086/8088 的状态标志有 D 个。
A.3 B.4 C.5 D.6
14.8086 有 B 个地址/数据复用引脚。
A.8 B.16 C.20 D.32
15.8088 有 A 个地址/数据复用引脚。
A.8 B.16 C.20 D.32
16.8086/8088 中,一个最基本的总线周期由 B 个时钟周期(T 状态)组成。
A.1 B.4 C.2 D.6
17.在 8086/8088 中,在 T
1
状态,CPU 往总线发出 C 信号。
A.数据 B.状态 C.地址 D.其它
.
2 / 14
18.总线周期为 T
1
、T
2
、T
3
、T
4
,若要增加等待状态 T
W
,它应插在 C 之后。
A.T
1
B.T
2
C.T
3
D.T
4
19.若在一个总线周期中,CPU 对 READY 信号进行了5次采样,那么该总线周期共包含____
个时钟周期。D
A.5 B.6 C.7 D.8
20.8086 复位时所需的 RESET 信号至少应维持 B 。
A.2 个时钟周期的高电平
B.4 个时钟周期的高电平
C.2 个时钟周期的低电平
D.4 个时钟周期的低电平
21.在下列信号中,都属于输入信号的是 C 。
A.HOLD,INTR,DT/ R
B.READY ,HLDA,M/ IO
C.RESET,HOLD,MN/MX
D.M/IO,ALE,TEST
22.CPU 访问内存时,RD 开始有效时对应的状态是 B 。
A.T1 B.T2 C.T3 D.T4
23.8086/8088 的存储器可以寻址 1MB 的空间,在对 I/O 进行读写操作时,20 位地址中只有 B
有效。
A.高 16 位 B.低 16 位
C.低 8 位 D.高 8 位
24.8086/8088 的存储器可以寻址 1MB 的空间,在对 I/O 进行读写出操作时,20 位地址中只
有低 16 位有效。这样,I/O 地址的寻址空间为 A 。
A.64K B.256K
C.128K D.10K
25.关于中断 NMI 和 INTR 的触发方式,下列说法正确的是 C 。
A.NMI 是上升沿触发,INTR 是低电平触发
B.NMI 是下降沿触发,INTR 是低电平触发
C.NMI 是上升沿触发,INTR 是高电平触发
D.NMI 是下降沿触发,INTR 是高电平触发
26.8086CPU 的引脚中,接收外部中断请求输入信号的引脚有 C 。
A.15 个 B.8 个 C.2 个 D.1 个
27.当 8086CPU 从总线上撤消地址,而使总线的低 16 位置成高阻态时,其最高 4 位用来输出
总线周期的 C 。
A.数据信息 B.控制信息
C.状态信息 D.地址信息
28.在 8086 的总线周期中,ALE 在 T1 周期有效,它是一个 C 。
A.负脉冲,用于锁存地址信息
B.负脉冲,用于锁存数据信息
C.正脉冲,用于锁存地址信息
D.正脉冲,用于锁存数据信息
29.CPU 响应 DMA 传送请求的信号是 B 。
.
3 / 14
A.READY B.HLDA
C.RD D.WR
30.8086CPU 在进行 I/O 写操作时,M/IO 和 DT/R 必须是 B 。
A.0,0 B.0,1 C.1,0 D.1,1
31.INTA 信号是位于连续周期中的 B 个负脉冲。
A.1 B.2 C.3 D.4
32.在 8086 系统中,CPU 被启动后,IP 及四个段寄存器的初始状态是 D 。
A.全部清 0
B.全部被置成 FFFFH
C.IP=FFFFH, 四个段寄存器清 0
D.CS=FFFFH,其它的寄存器被清 0
33.在 8086 系统中,CPU 被启动后,IP 及四个段寄存器的初始状态是 D 。
A.全部清 0
B.全部被置成 FFFFH
C.IP=FFFFH, 四个段寄存器清 0
D.CS=FFFFH,其它的寄存器被清 0
34.8086CPU 经加电复位后,执行第一条指令的地址是 D 。
A.FFFFH B.03FFFH
C.0FFFFH D.FFFF0H
35.8086 系统复位后,下面的叙述错误的是__B。
A.系统从 FFFF0H 处开始执行程序。
B.系统此时能响应 INTR 引入的中断。
C.系统此时能响应 NMI 引入的中断。
D.DS 中的值为 0000H。
36.8086 存储器读周期中,数据开始的状态是 C 。
A.T1 B.T2 C.T3 D.T4
37.8086 存储器写周期中,数据开始的状态是 B 。
A.T1 B.T2 C.T3 D.T4
38.在 8086 的总线写周期中,微处理器给出的控制信号(最小模式下),WR,RD,M/IO 分别
是 C 。
A.1,0,1 B.0,1,0
C.0,1,1 D.1,0,0
39.在 8086 的最小模式系统中,M/IO、RD 和 WR 当前信号为1、0、1,表示现在进行的是
__D。
A.I/O 读 B.I/O 写
C.存储器写 D.存储器读
40.在 8086 的写周期中,各信号出现的正确序列为__D_。
A.ALE 的下降沿、地址信号、数据信号
B.ALE 的上升沿、地址信号、数据信号
C.地址信号、ALE 的下降沿、数据信号
D.地址信号、ALE 的上升沿、数据信号
一、练习
剩余13页未读,继续阅读
资源评论
智慧安全方案
- 粉丝: 3671
- 资源: 59万+
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功