没有合适的资源?快使用搜索试试~ 我知道了~
SPI 通信 协议 中文
资源详情
资源评论
资源推荐
SPI 概述
SPI:高速同步串行口。3~4 线接口,收发独立、可同步进行.
SPI,是英语 Serial Peripheral interface 的缩写,顾名思义就是串行外围设备接口。是 MOTOROLA
首先在其 MC68HCXX
系列处理器
上定义的。SPI 接口主要应用在 EEPROM,FLASH,实时时钟,AD 转换器,还有数字信号处理器和数字信号解码器
之间。SPI,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为 PCB
的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议,比如 AT91RM9200.
SPI 总线系统是一种同步串行外设接口,它可以使 MCU
与各种外围设备以串行方式进行通信以交换信息。外围设置
FLASH
RAM、网络控制器、LCD 显示驱动器、A/D 转换器和 MCU 等。SPI 总线系统可直接与各个厂家生产的多种标准外围器件
直接接口,该接口一般使用 4 条线:串行时钟线(SCK)、主机输入/从机输出数据线
MISO、主机输出/从机输入数据线 MOSI
和低电平有效的从机选择线 SS(有的 SPI 接口芯片
带有中断信号线 INT 或 INT、有的 SPI 接口芯片没有主机输出/从机输入数
据线 MOSI)。
SPI 的通信原理很简单,它以主从方式工作,这种模式通常有一个主设备和一个或多个从设备,需要至少 4 根线,事实
上 3 根也可以(单向传输时)。也是所有基于 SPI 的设备共有的,它们是 SDI(数据输入),SDO(数据输出),SCK(时钟),
CS(片选)。
(1)SDO – 主设备数据输出,从设备数据输入
(2)SDI – 主设备数据输入,从设备数据输出
(3)SCLK – 时钟信号,由主设备产生
(4)CS – 从设备使能信号,由主设备控制
其中 CS 是控制芯片
是否被选中的,也就是说只有片选信号为预先规定的使能信号时(高电位或低电位),对此芯片的
操作才有效。这就允许在同一总线上连接多个 SPI 设备成为可能。
接下来就负责通讯的 3 根线了。通讯是通过数据交换完成的,这里先要知道 SPI 是串行通讯协议,也就是说数据是一位
一位的传输的。这就是 SCK 时钟线存在的原因,由 SCK 提供时钟脉冲,SDI,SDO 则基于此脉冲完成数据传输。数据输出通
过 SDO 线,数据在时钟上升沿或下降沿时改变,在紧接着的下降沿或上升沿被读取。完成一位数据传输,输入也使用同样
原理。这样,在至少 8 次时钟信号的改变(上沿和下沿为一次),就可以完成 8 位数据的传输。
要注意的是,SCK 信号线只由主设备控制,从设备不能控制信号线。同样,在一个基于 SPI 的设备中,至少有一个主控
设备。这样传输的特点:这样的传输方式有一个优点,与普通的串行通讯不同,普通的串行通讯一次连续传送至少 8 位数据,
而 SPI 允许数据一位一位的传送,甚至允许暂停,因为 SCK 时钟线由主控设备控制,当没有时钟跳变时,从设备不采集或传
送数据。也就是说,主设备通过对 SCK 时钟线的控制可以完成对通讯的控制。SPI 还是一个数据交换协议:因为 SPI 的数据
输入和输出线独立,所以允许同时完成数据的输入和输出。不同的 SPI 设备的实现方式不尽相同,主要是数据改变和采集的
时间不同,在时钟信号上沿或下沿采集有不同定义,具体请参考相关器件的文档。
在点对点的通信中,SPI 接口不需要进行寻址操作,且为全双工通信,显得简单高效。在多个从设备的系统中,每个从
设备需要独立的使能信号,硬件上比 I2C 系统要稍微复杂一些。
最后,SPI 接口的一个缺点:没有指定的流控制,没有应答机制确认是否接收到数据。
AT91RM9200 的 SPI 接口主要由 4 个引脚构成:SPICLK、MOSI、MISO 及 /SS,其中 SPICLK 是整个 SPI 总线的公用时钟,
MOSI、MISO 作为主机,从机的输入输出的标志,MOSI 是主机的输出,从机的输入,MISO 是主机的输入,从机的输出。/SS
是从机的标志管脚,在互相通信的两个 SPI 总线的器件,/SS 管脚的电平低的是从机,相反/SS 管脚的电平高的是主机。在
一个 SPI 通信系统中,必须有主机。SPI 总线可以配置成单主单从,单主多从,互为主从。
SPI 的片选可以扩充选择 16 个外设,这时 PCS 输出=NPCS,说 NPCS0~3 接 4-16 译码器,这个译码器是需要外接 4-16译码
器,译码器的输入为 NPCS0~3,输出用于 16 个外设的选择。
SPI 协议心得
SPI 接口时钟配置心得:
在主设备这边配置 SPI 接口时钟的时候一定要弄清楚从设备的时钟要求,因为主设备这边的时钟极性和相位都是以从设
备为基准的。因此在时钟极性的配置上一定要搞清楚从设备是在时钟的上升沿还是下降沿接收数据,是在时钟的下降沿还是
上升沿输出数据。但要注意的是,由于主设备的 SDO 连接从设备的 SDI,从设备的 SDO 连接主设备的 SDI,从设备 SDI 接收
的数据是主设备的 SDO 发送过来的,主设备 SDI 接收的数据是从设备 SDO 发送过来的,所以主设备这边 SPI 时钟极性的配置
wxty555
- 粉丝: 1
- 资源: 3
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功
评论0