ISD4002/4003
系列
2~8
分钟单片语音录放电路
美国ISD公司4002/4003系列,2.7~3.3V单电源单片语音录放电路,同时提供相应的28引线DIP/SOIC、
TSOP硬封。
ISD4002/03系列仍然采用直接模拟量存贮技术,音质好,信息存放在芯片内部FLASHRAM中,抗断
电,无需专用语音开发工具,能随意更改内容和耗电省等优点。
该系列最大特点是采用了2.7~3.3V电源,录放时间长,并设计成和微处理器或微控制器配合使用实现
寻址和控制,使本器件引出端数减到最少,而使用更加灵活。
壹、
PDIP/SOIC
封装图和各引线端功能:
引线端
符号
功
能
说
明
1
SS
器件选择。当该端为低电平时,本器件被选中
2 MOSI
ISD
的串行输入端。主机
(
微处理器
)
应在时钟上升沿之前半个周期将数据放到
本线上
3 MISO
ISD
的串行输出端。本器件未被选中时,呈高阻抗
4,11,12,23 VSSD,VSSA
数字、模拟信号地线
5~10,15,19~2
2
NC
空脚
13 AUD OUT
音频信号输出端,能驱动
5K
Ω负载
14 AMCAP
自动静噪端。大信号下不衰减,静音时衰减
6db
NC
空脚
16
17
ANAIN-
ANAIN+
录音信号差动输入端。
IN+
端输入阻抗
3K
Ω,
IN-
端输入阻抗
56K
Ω。两输入
端的耦合电容须相同,电容值决定低端截止频率,典型值
.1u
。单端输入最大
信号幅度
Vpp
为
32mV
,差分输入时
16mV
。单端输入时
IN-
端的耦合电容接
VSSA
。
18,27 VCCD,VCCA
模拟、数字信号电源正端
24 RAC
行地址时钟输出
(
漏极开路输出
)
。内部存储器共分为
800
行,当操作到达行末
时,本端输出一低电平脉冲
25
INT
中断输出
(
漏极开路输出
)
。当存贮器溢出或放音结束标志出现时,该端为低
电平并保持
26 XCLK
外部时钟输入端。不用时必须接地
28 SCLK
串行时钟。它由主机产生,用于同步串行数据
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
UD OUT
AMCAP
SCLK
VCCD
XCL K
INT
RAC
VSSA
NC
NC
NC
NC
VCCA
NA IN+
NA IN-
NC
I
D
4002/3