输入共模电压范围(Vcm)对于包含了基带采样和高速ADC的通信接收机设计非常重要,尤其是采用直流耦合输入、单电源供电的低压电路。对于单电源供电电路,馈送到放大器和ADC的输入信号应该偏置在Vcm范围以内的直流电平,能够消除放大器和ADC设计的一大屏障,因为不必在0V保持低失真和高线性度。 直接下变频结构的无线通信接收机通常采用差分、直流耦合方式与ADC连接。这种电路包含一个零中频(ZIF)结构,具有一个RF正交解调器和双通道基带ADC。ZIF电路省去了多级IF下变频器和SAW滤波器,因而受到了普遍欢迎。 ZIF结构采用直流耦合方式主要基于以下原因:它们接收的同相(I)和正交(Q)基带数据 在电源技术中,高速ADC(Analog-to-Digital Converter)的设置共模输入范围(Vcm)是一项关键的设计考量,尤其对于采用直流耦合输入和单电源供电的通信接收机。这是因为Vcm决定了输入信号能够在何种直流电平范围内保持低失真和高线性度,而无需在0V点保持这些特性。对于单电源系统,输入信号必须偏置在Vcm范围内,以消除放大器和ADC设计的挑战。 直接下变频结构的无线通信接收机常常采用差分、直流耦合的方式与ADC连接,这种设计通常涉及到零中频(ZIF)结构。ZIF电路的优势在于省去了多级中频(IF)下变频器和表面声波(SAW)滤波器,简化了设计并提高了效率。在ZIF电路中,同相(I)和正交(Q)基带数据的带宽扩展至直流附近,同时避免了由于大电容引起的上电延迟和耦合电容放电问题。 ADC的共模电压范围对于保持其性能至关重要。如果输入共模电压超出ADC的Vcm范围,将导致谐波失真,从而降低动态范围。合适的Vcm直流偏置有助于提升放大器和ADC的线性指标,减少失真,并降低误码率(BER)。 如图1所示的电路,采用一个双路、8位、40Msps的ADC (U1)和两个单电源供电的宽带四运放(U2-U3),为RF正交解调器与高速ADC之间的接口提供宽范围的输入共模电压。ADC的COM输出提供VDD/2的直流电平,确保在VDD变化时满足输入共模范围要求。REFIN和REFOUT则通过电阻分压设定ADC的满量程范围,优化输入放大器的SINAD和ADC的动态范围。 为了确保接收机的动态范围,U2和U3作为直流耦合、差分输入/输出的放大器,提供14dB增益,并向ADC提供1VP-P的满量程输入。U2和U3的SFDR需高于ADC的SINAD约10dB。通过电阻R23和R24可以设置ADC的满量程电压,并通过COM引脚维持稳定的Vcm值。当ADC关闭时,COM缓冲器也会关闭,节省电源。 该电路的一个典型应用是WCDMA接收机,每个ADC输入对应3.84Mcps码率的一半。过采样(例如Fclk = 15.36MHz,是码片速率的四倍)提供了两个优势:一是简化了抗混叠滤波器设计,二是通过过采样获得额外的处理增益,提高信噪比(SNR)。此外,数字输出电压被限制在OVDD = +1.8V,降低了功耗,而复用的数字总线则减少了引脚数量,降低了成本并提高了系统可靠性。 理解并正确设置电源技术中的高速ADC的共模输入范围对于构建高效、低失真的通信系统至关重要。设计师需要考虑ADC与前端电路的配合,确保在各种条件下都能保持良好的信号质量,同时优化功耗和系统成本。
- 粉丝: 12
- 资源: 901
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助