PCB电路设计指南(经典) PCB电路设计指南是指印刷电路板(PWB,通常也称之为 PCB)的设计指南,以减小静电放电对电路的影响。静电放电对电路的影响主要有三种效应:静电场效应、电荷注入效应和电流产生的场效应。为了减小静电放电对电路的影响,本指南提供了九种方法,包括:在源端使用滤波器、在接收端使用滤波器、增加距离、降低源和/或接收电路的天线效果、将接收天线与发射天线垂直放置、在接收天线与发射天线之间加屏蔽、减小发射及接收天线的阻抗、增加发射或接收天线之一的阻抗、采用一致的、低阻抗参考平面耦合信号。 在具体设计中,如电场或磁场占主导地位,应用方法7和8可以解决。然而,静电放电一般同时产生电场和磁场,这说明方法7将改善电场的抗扰度,但同时会使磁场的抗扰度降低。方法8则与方法7带来的效果相反。所以,方法7和8并不是完善的解决方案。不管是电场还是磁场,使用方法1~6与9都会取得一定的效果,但PCB设计的解决方法主要取决于方法3~6和9的综合使用。 下面详细阐述通过方法3~6和9解决问题的六条实践法则及其原因所在: 一、保持环路面积最小 任意一个电路回路中有变化的磁通量穿过时,将会在环路内感应出电流。电流的大小与磁通量成正比。较小的环路中通过的磁通量也较少,因此感应出的电流也较小,这就说明环路面积必须最小。 二、电源线与地线应紧靠在一起以减小电源和地间的环路面积。 三、多条电源及地线应连接成网格状。 四、并联的导线必须紧紧地放在一起,最好仅使用一条粗导线。 五、信号线应与地线紧挨着放在一起。在每根信号线的旁边安排一条地线。 六、特别敏感的器件之间的较长的电源线或信号线应每隔一定间隔与地线的位置对调一下。 在PCB设计中,需要遵守这些法则,以减小静电放电对电路的影响。同时,需要根据具体情况选择合适的方法,以取得最佳的效果。
剩余7页未读,继续阅读
- 粉丝: 396
- 资源: 2万+
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助