没有合适的资源?快使用搜索试试~ 我知道了~
泰思立达(Tensilica)公司日前发布了其Xtensa处理器家族的新成员——用于系统级芯片(SoC)设计的可配置且可扩展的处理器内核Xtensa VI。 该处理器使用Tensilica认证的XPRES编译器,设计者将用标准ANSI C/C++编写的需要优化的原始算法输入到XPRES编译器,结合Tensilica自动化的处理器生成技术,自动生成一个寄存器传输级(RTL)硬件描述和相关联的软件工具链。 XPRES编译器将自动决定哪些函数应该被硬件加速,并生成一个全面的针对那些函数的软硬件的解决方案。XPRES编译器自动生成所需的RTL代码,这些代码经过架构事先验证为正确的。生成的硬件模
资源推荐
资源评论
资源评论
苹果虾丸
- 粉丝: 3
- 资源: 871
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
最新资源
- 5G模组升级刷模块救砖以及5G模组资料路由器固件
- C183579-123578-c1235789.jpg
- Qt5.14 绘画板 Qt Creator C++项目
- python实现Excel表格合并
- Java实现读取Excel批量发送邮件.zip
- 【java毕业设计】商城后台管理系统源码(springboot+vue+mysql+说明文档).zip
- 【java毕业设计】开发停车位管理系统(调用百度地图API)源码(springboot+vue+mysql+说明文档).zip
- 星耀软件库(升级版).apk.1
- 基于Django后端和Vue前端的多语言购物车项目设计源码
- 基于Python与Vue的浮光在线教育平台源码设计
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功