针对数字正交变换器传统设计方法开发周期长、不易实现的问题,给出了利用DSP Builder工具箱设计开发的方法.同时,为了校正正交变换器信号分路引起的I、Q分量时延差,对内插时延滤波器进行了设计.最后分别在Matlab/Simulink和Modelsim中对设计的系统进行了算法级仿真及功能仿真.仿真结果与理论分析一致,表明了该设计方法的正确性.与传统的用硬件描述语言实现的方法相比较,该方法简单易行,容易修改和移植,具有工程实用价值.
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~