并行加权比特翻转算法(PWBF)可以获得好的译码性能,但其比特选择机制计算较为复杂,不利于硬件实现.通过对PWBF算法比特选择机制的改进,提出一种低复杂度的低密度奇偶校验码(LDPC)译码算法,具体来讲,每次迭代过程中,当完成所有比特的品质因素更新后,挑选品质因素最大的若干比特进行翻转译码.另外,笔者对算法关键模块的硬件实现进行分析,分别给出了计算优化的电路结构设计,与 PWBF算法相比,笔者提出的算法和优化技术大大降低了LDPC译码器的复杂度.
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~