没有合适的资源?快使用搜索试试~
我知道了~
文库首页
开发技术
硬件开发
基于DSP Builder的插值滤波器的设计及FPGA实现.pdf
基于DSP Builder的插值滤波器的设计及FPGA实现.pdf
1.该资源内容由用户上传,如若侵权请联系客服进行举报
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
版权申诉
FPGA
硬件技术
硬件开发
参考文献
专业指导
0 下载量
137 浏览量
2021-07-13
14:23:42
上传
评论
收藏
252KB
PDF
举报
温馨提示
限时特惠:¥4.90
14.90
基于DSP Builder的插值滤波器的设计及FPGA实现.pdf
资源推荐
资源评论
基于DSP Builder的插值滤波器的设计及FPGA实现
浏览:176
在数字接收机中,通常需要对采样的数据进行一定倍数的插值。采用Altera公司的DSP Builder设计工具,在MATLAB/Simulink中建立相应的算法模型并仿真。通过引入回路硬件模块,将硬件平台接入由Simulink构建的仿真测试回路中进行软硬件协同仿真,最后可以直接生成FPGA的下载文件。该方法简化了设计流程,降低了开发成本和周期,具有广阔的应用前景。
基于DSP Builder的DDS设计及其FPGA实现
浏览:13
直接数字合成器,是采用数字技术的一种新型频率合成技术,他通过控制频率、相位增量的步长,产生各种不同频率的信号。他具有一系列的优点;较高的频率分辨 率;可以实现快速的频率切换;在频率改变时能够保持相位的连续;很容易实现频率、相位和幅度的数控调制等。目前可采用专用芯片或可编程逻辑芯片实现DDS [1],专用的DDS芯片产生的信号波形、功能和控制方式固定,常不能满足具体需要[2]。可编程逻辑器件具有器件
基于DSP Builder的FIR滤波器的设计与实现
浏览:2
现场可编程门阵列(FPGA)器件以其灵活的可配置特性,可以很好地解决并行性和速度问题而广泛应用于数字信号领域,但使用VHDL或VerilogHDL语言进行设计的难度较大。提出了一种采用DSP Builder实现有限冲激响应滤波器的设计方案,并以一个16阶低通FIR数字滤波器的实现为例,设计并完成软硬件仿真与验证。结果表明,该方法简单易行,能满足设计要求。
基于DSP Builder的巴克码检出设计及FPGA实现.pdf
浏览:198
基于DSP Builder的巴克码检出设计及FPGA实现.pdf
基于DSP Builder数字滤波器的FPGA设计.pdf
浏览:179
基于DSP Builder数字滤波器的FPGA设计.pdf
FIR滤波器设计文献集-基于MATLAB的FIR滤波器的设计与仿真.pdf
浏览:83
FIR滤波器设计文献集-基于MATLAB的FIR滤波器的设计与仿真.pdf 本帖最后由 zyzhang 于 2012-4-24 18:52 编辑 载自各大数据库希望能帮到大家 基于Matlab的FIR带通滤波器的设计与仿真.pdf 基于...
FIR滤波器设计文献集-基于Matlab的FIR滤波器在DSP中的实现.pdf
浏览:182
FIR滤波器设计文献集-基于Matlab的FIR滤波器在DSP中的实现.pdf 本帖最后由 zyzhang 于 2012-4-24 18:52 编辑 载自各大数据库希望能帮到大家 基于Matlab的FIR带通滤波器的设计与仿真.pdf 基于...
基于DSP Builder的低功耗DDS设计及FPGA实现.pdf
浏览:137
基于DSP Builder的低功耗DDS设计及FPGA实现.pdf
基于DSP Builder的格型FIR滤波器的设计与实现
浏览:180
基于DSP Builder的格型FIR滤波器的设计与实现是比较实用的技术文章
基于DSP Builder的FIR滤波器的设计与实现 (2006年)
浏览:133
现场可编程门阵列(FPGA)器件以其灵活的可配置特性,可以很好地解决并行性和速度问题而广泛应用于数字信号领域, 但使用VHDL或VerilogHDL语言进行设计的难度较大。提出了一种采用DSP Builder实现有限冲激响应滤波器的设计方案,并以一个16阶低通FIR数字滤波器的实现为例, 设计并完成软硬件仿真与验证。结果表明, 该方法简单易行, 能满足设计要求。
基于DSP Builder的5_3提升小波变换的FPGA实现.pdf
浏览:137
基于DSP Builder的5_3提升小波变换的FPGA实现.pdf
基于DSP_Builder的FIR滤波器设计
浏览:21
使用SIMLINK中的DSP_Builder 11.0库,建立一个64阶FIR滤波器,使用官方IP核,已成功在EP4CE15上验证
基于DSP Builder数字信号处理器的FPGA设计.pdf
浏览:28
基于DSP Builder数字信号处理器的FPGA设计.pdf
基于Matlab的IIR数字滤波器设计及DSP实现.pdf
浏览:171
5星 · 资源好评率100%
基于Matlab的IIR数字滤波器设计及DSP实现.pdf
基于Matlab的FIR带通滤波器设计及DSP实现.pdf
浏览:38
基于Matlab的FIR带通滤波器设计及DSP实现.pdf
基于MATLAB的IIR数字滤波器设计及DSP实现.pdf
浏览:80
基于MATLAB的IIR数字滤波器设计及DSP实现.pdf
基于DSP Builder的子带分解自适应滤波器的FPGA实现
浏览:151
自适应滤波器已经广泛应用于信道均衡、回声取消、系统识别、频谱估计等各个方面。基于子带分解的自适应滤波在提高收敛性能的同时又节省了一定的计算量。
基于DSP Builder的回波抵消器设计与实现
浏览:147
采用DSP Builder进行设计,使用图形界面,用模块化设计代替以往的VHDL语言编程,并综合多种设计工具,便于研究者迅速地将算法级的构思应用于系统设计中,从而可以专注于系统算法的设计,避免了繁琐的语言编程和电路设计,提高了设计速度,缩短设计周期,为产品开发节约了研发时间。
基于DSP Builder的 IIR 数字滤波器设计
浏览:61
IIR数字滤波器原理,使用DSP Builder设计IIR数字滤波器
基于FPGA和DSP Builder的FIR数字滤波器设计.pdf
浏览:189
基于FPGA和DSP Builder的FIR数字滤波器设计.pdf
基于DSP Builder数字信号处理器的FPGA设计
浏览:93
针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波器功能正确,性能良好。
基于DSPBuilder的双三次插值算法FPGA实现的研究.pdf
浏览:131
基于DSPBuilder的双三次插值算法FPGA实现的研究.pdf
基于DSP的FIR滤波器的C语言算法实现.pdf
浏览:46
基于DSP的FIR滤波器的C语言算法实现.pdf
基于DSP Builder的伪随机序列发生器设计及FPGA实现.pdf
浏览:129
基于DSP Builder的伪随机序列发生器设计及FPGA实现.pdf
Altera DSP Builder开发资料
浏览:116
5星 · 资源好评率100%
基于DSPBuilder的DDS设计及其FPGA实现.caj 基于DSPBuilder的FIR滤波器的设计与实现.kdh 基于DSPBuilder的MSK调制解调系统设计.caj 基于DSPBuilder的多相结构抽取器的设计.caj 基于DSPBUILDER的数字下变频器设计...
评论
收藏
内容反馈
1.该资源内容由用户上传,如若侵权请联系客服进行举报
2.虚拟产品一经售出概不退款(资源遇到问题,请及时私信上传者)
版权申诉
限时特惠:¥4.90
14.90
资源评论
资源反馈
评论星级较低,若资源使用遇到问题可联系上传者,3个工作日内问题未解决可申请退款~
联系上传者
评论
结冰架构
粉丝: 808
资源:
28万+
私信
上传资源 快速赚钱
我的内容管理
展开
我的资源
快来上传第一个资源
我的收益
登录查看自己的收益
我的积分
登录查看自己的积分
我的C币
登录后查看C币余额
我的收藏
我的下载
下载帮助
前往需求广场,查看用户热搜
最新资源
基于springboot+vue+MySQL实现的在线考试系统+源代码+文档
基于springboot+vue+MySQL实现的在线考试系统+源代码+文档
最专业的devops工程师学习路径,无论是专业devops,还是IT小白,都值得拥有
多级表头Excel导入测试excel文件
1.xlsx 1.xlsx 1.xlsx
node.js的windows下的安装包:node-v18.19.0-x64windows安装包
docker SWARM 部署教程
mysql的汽车界面绑定的数据
基于Spring和Springmvc学生管理系统源代码+数据库
vue3基础知识点快速掌握
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功