<?xml version="1.0" encoding="UTF-8" standalone="no"?>
<project source="2.15.0.2.exe" version="1.0">
This file is intended to be loaded by Logisim http://logisim.altervista.org
<lib desc="#Wiring" name="0">
<tool name="Splitter">
<a name="facing" val="north"/>
<a name="fanout" val="4"/>
<a name="incoming" val="4"/>
<a name="appear" val="left"/>
<a name="bit0" val="0"/>
<a name="bit1" val="1"/>
<a name="bit2" val="2"/>
<a name="bit3" val="3"/>
</tool>
<tool name="Pin">
<a name="facing" val="north"/>
<a name="output" val="false"/>
<a name="width" val="1"/>
<a name="tristate" val="true"/>
<a name="pull" val="none"/>
<a name="label" val=""/>
<a name="labelloc" val="north"/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="Probe">
<a name="facing" val="west"/>
<a name="radix" val="10signed"/>
<a name="label" val=""/>
<a name="labelloc" val="north"/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="Tunnel">
<a name="facing" val="east"/>
<a name="width" val="32"/>
<a name="label" val="tunnel"/>
<a name="labelfont" val="Dialog plain 12"/>
</tool>
<tool name="Pull Resistor">
<a name="facing" val="north"/>
<a name="pull" val="0"/>
</tool>
<tool name="Clock">
<a name="facing" val="north"/>
<a name="highDuration" val="1"/>
<a name="lowDuration" val="1"/>
<a name="label" val=""/>
<a name="labelloc" val="west"/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="ProgrammableGenerator">
<a name="facing" val="east"/>
<a name="nState" val="4"/>
<a name="label" val=""/>
<a name="labelloc" val="west"/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="Contents" val=""/>
</tool>
<tool name="Constant">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="value" val="0x0"/>
</tool>
<tool name="Power">
<a name="facing" val="north"/>
<a name="width" val="1"/>
</tool>
<tool name="Ground">
<a name="facing" val="south"/>
<a name="width" val="1"/>
</tool>
<tool name="Transistor">
<a name="type" val="p"/>
<a name="facing" val="east"/>
<a name="gate" val="tl"/>
<a name="width" val="1"/>
</tool>
<tool name="Transmission Gate">
<a name="facing" val="east"/>
<a name="gate" val="tl"/>
<a name="width" val="1"/>
</tool>
<tool name="Bit Extender">
<a name="in_width" val="8"/>
<a name="out_width" val="16"/>
<a name="type" val="zero"/>
</tool>
</lib>
<lib desc="#Gates" name="1">
<tool name="NOT Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="20"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="Buffer">
<a name="facing" val="east"/>
<a name="width" val="3"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="AND Gate">
<a name="facing" val="west"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="OR Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="NAND Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="NOR Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="XOR Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="xor" val="odd"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="XNOR Gate">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="xor" val="odd"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="Odd Parity">
<a name="facing" val="south"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="3"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
<a name="negate2" val="false"/>
</tool>
<tool name="Even Parity">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="30"/>
<a name="inputs" val="2"/>
<a name="out" val="01"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
<a name="negate0" val="false"/>
<a name="negate1" val="false"/>
</tool>
<tool name="Controlled Buffer">
<a name="facing" val="north"/>
<a name="width" val="1"/>
<a name="control" val="right"/>
<a name="negatecontrol" val="false"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
<tool name="Controlled Inverter">
<a name="facing" val="east"/>
<a name="width" val="1"/>
<a name="size" val="20"/>
<a name="control" val="right"/>
<a name="negatecontrol" val="false"/>
<a name="label" val=""/>
<a name="labelfont" val="Dialog plain 12"/>
<a name="labelcolor" val="#000000"/>
</tool>
</lib>
<lib desc="#Plexers" name="2">
<tool name="Multiplexer">
<a name="facing" val="north"/>
<a name="selloc" val="bl"/>
<a name="select" val="1"/>
<a name="width" val="32"/>
<a name="disabled" val="Z
没有合适的资源?快使用搜索试试~ 我知道了~
头歌教学实践平台计算机组成原理实验题答案
共15个文件
txt:13个
zip:1个
7z:1个
需积分: 0 44 下载量 119 浏览量
2022-11-29
20:05:44
上传
评论 6
收藏 481KB 7Z 举报
温馨提示
参考答案
资源推荐
资源详情
资源评论
收起资源包目录
头歌教学实践平台计算机组成原理实验题答案.7z (15个子文件)
头歌教学实践平台计算机组成原理实验题答案
单总线变长
MIPS指令译码器设计.txt 522KB
变长指令周期---时序发生器输出函数设计.txt 522KB
变长指令周期---时序发生器FSM设计.txt 522KB
变长指令周期---单总线CPU设计.txt 522KB
硬布线控制器组合逻辑单元.txt 522KB
变长指令周期---硬布线控制器设计.txt 522KB
单总线定长.7z 28KB
计算机组成实验2.zip 469KB
单总线时序
采用微程序的单总线CPU设计.txt 679KB
单总线CPU微程序条件判别测试逻辑.txt 679KB
现代时序硬布线控制器设计.txt 679KB
单总线CPU微程序控制器设计.txt 679KB
MIPS指令译码器设计.txt 679KB
现代时序硬布线控制器状态机设计.txt 679KB
单总线CPU微程序入口查找逻辑.txt 679KB
共 15 条
- 1
资源评论
Insider10240
- 粉丝: 0
- 资源: 1
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
最新资源
- Surfer,线性函数
- MyBatis 的动态 SQL 是其核心特性之一.txt
- 时代的sdddsddsddsd
- 基于哈希链表的简单人员信息管理系统
- 其他类别JdonFramework开源框架 v5.1 Build20071025-jdonframework-5.1.rar
- 2001~2022年上市公司数字赋能指数.dta
- 2001~2022年上市公司数字赋能指数.xlsx
- 信息办公石大在线财务管理系统(含源码)-shidacaiwu.rar
- 信息办公电信计费系统完整代码-netctossconformity.rar
- matlab实现TD-SCDMA中初始同步捕捉DwPTS下行同步导频时隙的仿真.zip
资源上传下载、课程学习等过程中有任何疑问或建议,欢迎提出宝贵意见哦~我们会及时处理!
点击此处反馈
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功