©Titan Micro Electronics www.titanmec.com -3-
16 bit 模数转换器 TM7705
编号 名 称 功 能
1 SCLK
串行时钟,施密特逻辑输入。将一个外部的串行时钟加于这一
输入端口,以访问 TM7705 的串行数据。该串行时钟可以是连
续时钟以连续的脉冲串传送所有数据 。反之 ,它也可以是非
连续时钟 ,将信息以小批型数据发送给 TM7705
2 MCLK IN
为转换器提供主时钟信号。能以晶体/谐振器或外部时钟的形式
提供。晶体/谐振器可以接在 MCLK IN 和 MCLK OUT 二引
脚之间。此外,MCLK IN 也可用 CMOS 兼容的时钟驱动,
而 MCLK OUT 不连接。时钟频率的范围为 500kHz~5MHz
3 MCLK OUT
当主时钟为晶体/谐振器时,晶体/谐振器被接在 MCLK IN 和
MCLK OUT 之间。如果在 MCLK IN 引脚处接上一个外部时钟,
MCLK OUT 将提供一个反相时钟信号。这个时钟可以用来为外
部电路提供时钟源,且可以驱动一个 CMOS 负载。如果用户
不需要,MCLK OUT 可以通过时钟寄存器中的 CLK DIS 位关
掉。这样,器件不会在 MCLK OUT 脚上驱动电容负载而消耗
不必要的功率
4
CS
片选,低电平有效的逻辑输入,选择 TM7705。将该引脚接为
低电平,TM7705 能以三线接口模式运行 (以 SCLK、DIN 和
DOUT 与器件接口)。在串行总线上带有多个器件的系统中,
可由 CS 对这些器件作出选择,或在与 TM7705 通信时,CS
可用作帧同步信号
5
RESET
复位输入。低电平有效的输入,将器件的控制逻辑、接口逻辑、
校准系数、数字滤波器和模拟调制器复位至上电状态
6 AIN2(+)[AIN1]
对于 TM7705,差分模拟输入通道 2 的正输入端。
7 AIN1(+)[AIN2]
对于 TM7705,差分模拟输入通道 1 的正输入端。
8 AIN1(-)[COMMON]
对于 TM7705,差分模拟输入通道 1 的负输入端;
9
REF IN(+)
基准输入端。TM7705 差分基准输入的正输入端。基准输入是
差分的,并规定 REF IN (+)必须大于 REF IN (-)。REF
IN (+)可以取 V
DD
和 GND 之间的任何值
10
REF IN(-)
基准输入端。TM7705 差分基准输入的负输入端。REF IN(- )
可以取 V
DD
和 GND 之间的任何值,且满足 REF IN(+ )大 于
REF IN (- )
11
AIN2(-)[AIN3] 对于 TM7705,差分模拟输入通道 2 的负输入端。
12
DRDY
逻辑输出。这个输出端上的逻辑低电平表示可从 TM7705 的数
据寄存器获取新的输出字。完成对一个完全的输出字的读操作
后,DRDY 引脚立即回到高电平。如果在两次输出更新之间,
不发生数据读出,DRDY 将在下一次输出更新前 500 ×t
CLKIN
时间返回高电平。当 DRDY 处于高电平时,不能进行读操作,
以免数据寄存器中的数据正在被更新时进行读操作。当数据被
更新后,DRDY 又将返回低电平。DRDY 也用来指示何时
TM7705 已经完成片内的校准序列
13 DOUT
串行数据输出端。从片内的输出移位寄存器读出的串行数据由
评论0
最新资源