4) 输入管脚约束文件,对设计项目进行编译与逻辑综合,生成下载所需.bit 文件。
5) 在 Basys2 实验板上下载所生成的.bit 文件,观察验证所设计的电路功能。
三、实验设计
功能说明:实现时钟,时间校时,闹铃定时,秒表计时等功能
1. 时钟功能:完成分钟/小时的正确计数并显示;秒的显示用 LED 灯的闪烁做指示;
时钟利用 4 位数码管显示时分;
2. 闹钟定时:实现定时提醒及定时报时,利用 LED 灯代替扬声器发出报时声音;
3. 时钟校时:当认为时钟不准确时,可以分别对分钟和小时位的值进行调整;
4. 秒表功能:利用 4 个数码管完成秒表显示: 可以实现清零、暂停并记录时间等功
能。
秒表利用 4 位数码管计数;
方案说明:本次设计由时钟模块和译码模块组成。时钟模块中 50MHz 的系统时钟 clk 分频
产生一个 1Hz 的使能控制信号 enable,并以此产生 1s 的脉冲 second_en 以实现每秒计
时,控制各个模式下的计数显示。
由模式控制信号选择当前数码管显示哪个状态:
mode=00,时钟常规显示状态,
mode=01,闹铃定时状态,