+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Legal Partition Candidates ;
+-------------+-------+----------------+--------------+----------------+--------+-----------------+---------------+-----------------+-------+----------------+--------------+------------------+-------------------+
; Hierarchy ; Input ; Constant Input ; Unused Input ; Floating Input ; Output ; Constant Output ; Unused Output ; Floating Output ; Bidir ; Constant Bidir ; Unused Bidir ; Input only Bidir ; Output only Bidir ;
+-------------+-------+----------------+--------------+----------------+--------+-----------------+---------------+-----------------+-------+----------------+--------------+------------------+-------------------+
; inst5|inst ; 1 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst5|inst1 ; 1 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst5|inst2 ; 1 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst5|inst3 ; 1 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst5|inst4 ; 1 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst5|inst6 ; 1 ; 0 ; 0 ; 0 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst5 ; 0 ; 1 ; 0 ; 1 ; 1 ; 1 ; 1 ; 1 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst1|inst8 ; 7 ; 3 ; 0 ; 3 ; 7 ; 3 ; 3 ; 3 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst1 ; 4 ; 0 ; 0 ; 0 ; 7 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst ; 1 ; 0 ; 0 ; 0 ; 8 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst2|inst8 ; 7 ; 3 ; 0 ; 3 ; 7 ; 3 ; 3 ; 3 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst2 ; 4 ; 0 ; 0 ; 0 ; 7 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst3|inst8 ; 7 ; 3 ; 0 ; 3 ; 7 ; 3 ; 3 ; 3 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst3 ; 4 ; 0 ; 0 ; 0 ; 7 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst11 ; 1 ; 0 ; 0 ; 0 ; 9 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst4|inst8 ; 7 ; 3 ; 0 ; 3 ; 7 ; 3 ; 3 ; 3 ; 0 ; 0 ; 0 ; 0 ; 0 ;
; inst4 ; 4 ; 0 ; 0 ; 0 ; 7 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ; 0 ;
+-------------+-------+----------------+--------------+----------------+--------+-----------------+---------------+-----------------+-------+----------------+--------------+------------------+-------------------+
没有合适的资源?快使用搜索试试~ 我知道了~
温馨提示
设计并实现计时长度为60秒的秒表(课程设计).zip 【资源介绍】 1.分频器的实现: 设定输入时钟信号为4.1KHz,设计分频器,产生百分秒输出时钟信号; 首先看分频器在整个电路中的作用,秒表计时低位从百分秒开始计,因此需要百分秒周期的信号输入,既100Hz的时钟信号,要将logisim输入的4.1KHz分频为100Hz,可知需要设置分频系数为1/41的分频器,对原频率进行41分频。 分频器由计数器组成,首先需要设计带有进位功能的模41计数器: 2.M100计数器的实现: 设计模100的BCD码计数器,以百分秒时钟为输入,产生秒信号(1Hz)输出; 首先在logisim中设计74161计数器。将74161封装,加载到主电路中进行级联 分频器的时钟脉冲CP一定是周期信号,则输出信号也是周期性,输出信号的周期是输入信号周期的M倍,反过来输出信号的频率是输入信号频率的M分之一。分频器的目的是通过分频产生需要的频率信号来给电路使用。 计数器的时钟脉冲CP不一定是周期信号,可以是随机脉冲,称为计数脉冲,则输出信号也不一定是周期性。计数器工作目的是纪录计数脉冲
资源推荐
资源详情
资源评论
收起资源包目录
设计并实现计时长度为60秒的秒表(课程设计).zip (536个子文件)
_info 1KB
_info 983B
_vmake 26B
_vmake 26B
comprehensive.vpr.ammdb 392B
comprehensive.root_partition.cmp.ammdb 366B
test.vpr.ammdb 327B
test3.vpr.ammdb 320B
test3.root_partition.cmp.ammdb 304B
test.root_partition.cmp.ammdb 298B
test.map.ammdb 138B
test3.map.ammdb 138B
comprehensive.map.ammdb 138B
comprehensive.bdf 28KB
test.bdf 22KB
M100.bdf 20KB
court.bdf 9KB
500000fre_div.bdf 8KB
Block1.bdf 4KB
comprehensive.cmp.bpm 781B
comprehensive.map.bpm 721B
test.cmp.bpm 636B
test3.cmp.bpm 631B
test.map.bpm 604B
test3.map.bpm 600B
test.bsf 4KB
court.bsf 3KB
M100.bsf 3KB
M60.bsf 3KB
experiment4.bsf 2KB
500000fre_div.bsf 2KB
comprehensive.cmp.cdb 13KB
comprehensive.rtlv_sg.cdb 8KB
test.cmp.cdb 7KB
test3.cmp.cdb 7KB
comprehensive.root_partition.cmp.cdb 6KB
comprehensive.root_partition.map.cdb 5KB
comprehensive.map.cdb 5KB
comprehensive.sgdiff.cdb 4KB
test.root_partition.cmp.cdb 4KB
test3.root_partition.cmp.cdb 4KB
test.rtlv_sg.cdb 3KB
test.map.cdb 3KB
test.root_partition.map.cdb 3KB
test.sgdiff.cdb 3KB
test3.map.cdb 3KB
test3.root_partition.map.cdb 3KB
test3.rtlv_sg.cdb 3KB
test3.sgdiff.cdb 3KB
test3.fnsim.cdb 3KB
comprehensive.rtlv_sg_swap.cdb 2KB
comprehensive.(5).cnf.cdb 2KB
test.(2).cnf.cdb 2KB
test3.(2).cnf.cdb 2KB
comprehensive.(1).cnf.cdb 2KB
comprehensive.map_bb.cdb 2KB
test3.map_bb.cdb 2KB
test.map_bb.cdb 2KB
comprehensive.(13).cnf.cdb 1KB
comprehensive.(12).cnf.cdb 1KB
comprehensive.(0).cnf.cdb 1KB
comprehensive.(7).cnf.cdb 1KB
test.(0).cnf.cdb 1KB
comprehensive.(2).cnf.cdb 1KB
comprehensive.(3).cnf.cdb 1KB
test3.(0).cnf.cdb 1KB
test.root_partition.map.hbdb.cdb 1KB
test3.root_partition.map.hbdb.cdb 1KB
comprehensive.root_partition.map.hbdb.cdb 1KB
test.rtlv_sg_swap.cdb 1KB
comprehensive.(10).cnf.cdb 1002B
test3.rtlv_sg_swap.cdb 995B
test.(3).cnf.cdb 971B
comprehensive.(4).cnf.cdb 958B
test.(4).cnf.cdb 956B
comprehensive.(6).cnf.cdb 956B
comprehensive.(8).cnf.cdb 956B
comprehensive.(9).cnf.cdb 956B
test.(1).cnf.cdb 955B
test3.(1).cnf.cdb 955B
comprehensive.(11).cnf.cdb 954B
comprehensive.root_partition.map.reg_db.cdb 219B
test3.root_partition.map.reg_db.cdb 211B
test.root_partition.map.reg_db.cdb 210B
七段译码器.circ 59KB
M60的BCD码计数器(xie).circ 28KB
M60的BCD码计数器(xie).circ 28KB
41分频器.circ 12KB
41分频器.circ 12KB
12分频器.circ 11KB
模20.circ 10KB
模10.circ 10KB
模100+进位.circ 9KB
10分频器.circ 9KB
5分频器.circ 9KB
6分频器.circ 9KB
6分频器.circ 9KB
9分频器.circ 9KB
主工程文件.circ 9KB
4分频器 .circ 8KB
共 536 条
- 1
- 2
- 3
- 4
- 5
- 6
资源评论
z同学的编程之路
- 粉丝: 1808
- 资源: 2129
上传资源 快速赚钱
- 我的内容管理 展开
- 我的资源 快来上传第一个资源
- 我的收益 登录查看自己的收益
- 我的积分 登录查看自己的积分
- 我的C币 登录后查看C币余额
- 我的收藏
- 我的下载
- 下载帮助
安全验证
文档复制为VIP权益,开通VIP直接复制
信息提交成功