电子技术基础数字部分康华光版第五版课后习题答案.pdf

所需积分/C币:48 2015-07-08 18:49:50 8.63MB PDF
197
收藏 收藏
举报

电子技术基础数字部分康华光版第五版课后习题答案.pdf
=A+CD+E 2.1.4用代数法化简下列各式 (3)ABC(B+C) 解:ABC(B+C) (A+B+O(B =AB+AC+Bb+BC+CB+C = AB+C(A+B+B+l) AB+C (6)(A+B)+(A+B)+(AB)(AB) :(A+B)+(A+B)+(AB)(AB) A·B+A·B+(A+B)(A+B) =B+Ab+aB AB+B A+B AB (9)ABCD+ABD+BCD+ABCBD+BC HF: ABCD+ABD+ BCd+ABCBD+ Bc ABC(D+D)+ABD+BC(D+C) B(AC-AD+C+D) =B(A+C+A+D) =B(A+C+D) =AB+BC +BD 2.1.7画山实现下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门 (1)L=AB+AC A (2)L=D(A+ A &A1 & (3)L=(A+B)(C+D) A N 2.2.2凵知函数L(A,B,C,D)的卡诸图如图所示,试写出函数L的最简与或表达式 CD AB 00011110 00 011 10 ff: L(A, B, C, D)=BCD+BCD+ BCD+ABD 2.2.3用卡诺图化简下列个式 (1) ABCD+ABCD+AB+AD+ABC Hif: ABCD+ ABCD+AB+AD+ABC ABCD+ABCD+AB(C+C)(D+D)+AD(B+B)(C+C)+ABC(D+D) ABCD+ABCD+ABC d+abcd+abcd+aBcd+abcd (6)D(A,BC,D)=∑m0,246913)+∑(3,5,7115 解: CD00011110 AB 00 011K1 10 L=A+D (7)D(A,BC,D)=∑m1(0131415)+∑(2,39.10,1) 解 1XXX Kx川x L=AD+AC+AB 2.2.4已知逻辑函数L=AB+BC+CA,试用真值表,卡诺图和逻辑图(限用非门和与非 门)表示 解:1>由逻辑函数写出真值表 A00001111 B0011 0 010101 011111 0011 0 2>由真值表画出卡诺图 3)出卡诺图,得逻辑表达式L=AB+BC+AC 月摩根定理将与或化为与非表达式 L=AB+BC+AC=AB·BC·AC 4>由已知函数的与非一与非表达式出逻辑图 A 收 收 第三章习题 31MoS逻辑门电路 3.1.1根据表題31.1所列的三种逻辑门电路的技参数,试选择一种最合适工作在高噪声 环境下的门电路。 表题3.1.1逻辑门电路的技术参数表 Von(min/v HImin /v Visa/v 逻辑门A 2.4 0.4 2 0.8 逻辑门B 3.5 0.2 2.5 0.6 逻辑门C 4.2 0.2 3.2 0.8 解:根据表题3.1.1所示逻转门的参数,以及式(311)和式(31.2),计算出逻辑门A的 高电平和低电平噪声容限分别为: VNHA=VOHinin-ViHimin)=2,4V-2V=0,4V VNLA(max)= VILimax)- VOL(max =0.8V--04V=0.4V 同理分别求出逻辑门B和c的噪声容限分别为: VN#B=1V VNLB=. 4V VAHC =1V VNC=O 6V 电路的噪声容限愈人其抗干扰能力愈强,综合考虑选择逻辑门C 3.1.3根据表题31.3所列的三种门电路的技术参数计算出它们的延时-功耗积并确定哪一种 逻辑门性能最好 表题31.3逻辑门电路的技术参数表 toLe / ns toHL /ns Pp/mw 逻辑门A 1.2 逻辑门B 5 逻辑门C 10 10 解:延时-功耗积为传輸延长时间与功耗的乘积,即 DP-tdP 根据上式可以计算出各逻辑门的延时-功耗分别为 torH +tpHL (1+1.2ns DPA= P *16mw=176*10」=176 冋理得岀:DP=44門DPc=10門逻辑门的DP值愈小,表明它的特性愈好所以逻辑门C的性 能最好 315为什么说74HC系列CMOS与非门在+5V电源工作时,输入端在以下四种接法下都属于 逻辑∂:(1输入端接地;(2〕输入端接低于1.5V的电湶;(3)输亼端接冋类亏非门的輸岀低 电压0.1v;(4)输入端接10k9的电阻到地 解:对于74HC系列CMOS门电路米说,输出和揄入低电平的标准电压值为: V=0V,Vn=15V,因此有 (1)V=0<Vn=15V属于逻辑门0 (2)Vi<1.5V=Vn,属于逻辑门0 (3)Vi<0.1<V=1.5V属于逻缉门0 (4)由于cMos管的棚极电流非常小,通常小于1uA在10k9电阻上产生的压降小于1cm即 Vi<0.0v<Vκ=15V改亦属于逻辑0 3.1.7求图题3.1.7所示电路的输出逻辑表达式 & 4 L 解:图解3.1.7所示电路中L1=AB,L2=BCL3=D,L4实现与功能即L4=L1·L2·L3,而L=L4E, 所以输出逻辑表达式为L=AB_ BCLDLE 319图题3.19表示三态门作总线传输的示意图,图屮n个三态门的输出接到数据传输总 线,D1,D2,……Dn为数据输入端,CS1,CS2……CSn为片迒信号输入端.试问: (1)CS信号如何进行控制,以便数据D:,D2,……Dn通过该总线进行正常传输;(2)Cs信号能否 有两个或两个以上同时有效?如果出现两个或两个以上有效,可能发生什么情况?(3如果所 有cS信号均尤效,总线处在什么状态? 1 CS2 解:(1)根据图解3.1.9可知,片选信号CS1,CS2……CSn为高电平有效,当CSi=1时第ⅰ个三态 门被选中,其输入数据被送到数据传输总线上根据数据传输的速度,分时地给CS1,CS2…… CSn端以正脉冲信号,使其相应的三态门的输出数据能分时地到达总线上 (2)CS信号不能有两个或两个以上同时有效,台则两个不同的信号将在总线上发生冲突即总 线不能同时既为0又为1 (3)如果所有CS信号均无效,总线处于高组状态 31.12试分析3.1.12所示的cMos电路,说明它们的逻辑功能 -I Tr A A=1k (A) (B) f p L 鸟 TG L E (C) (D) 解:对丁图题3.1.12(a)所示的CMoS电路,当EN=0时,和TN2均导通,TP和TN1 构成的反相器正常工作,L=A,业EN=1时,TP2和T2均截止,无论A为高电平还是低 电平,输出端均为高阻状态,其真偵表如表题解3.1.12所示,该电路是低电平使能三态非 ,其表示符号如图题解3.1.12(a)所示 ■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■ 图题3.1.12(b)所示CMOs申路,EN=0时,TP2导通,或非门打开,TP和T构成反 相器正工作,L=A:当EN=1时,TP截止,或非门输出低电平,使TM截止,输出端处 于高阻状态,该电路是低电平使能三态缓冲器,其表示符号如图题解31.12(b)所示。 同理可以分析图题31.12(c)和图题31.12(d)所示的CMOs电路,它们分别为高电 平使能三态缓冲器和低电三使能三态非门,其表示符号分别如图题3.1.12(c)和图题 3.1.12(d)所小 ■■■■■■■■■「「置「几 ■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■■ E A 01011 L10 高阻 ■會■凵會會會會會會L A0101 L01 二 阻阻 3.112(b) ■■■■■■■直「「「「「直" 且■■■■■■■■■■日日■■■■■■■■■■■■■■■■■■■■■ EN 0 高阻 高阻 1 01011 1 3.1 A0101 L10 0 1 1 阻阻 3.112(d) 32.2为什么说与非门的输入端在以下四种接法下,都属于逻辑1:(1)输入端悬空;(2 输入端接髙于2∨的电源:(3)输入端接冋类与非门的输岀高电压3.6v;(4)输入端接10k Q的电阻到地。 解:(1)参见教材图3.2.4电路,当输入端悬空时,T1管的集电结处于正偏,Vcc作用于T 的集电结和T,T3管的发射绾,使T2,T3饱和,使T管的集电极电位 VC2=VcEs2+vB3=0.2+0.7=0.9y,而T4管若要导通VB=V2≥VaE4+V=0.7+07=14V,故T4 截止。又因T3饱和导通,故与非门输出为低电平,由上分析,与非门输入悬空时相当于输 入逻辑1。 (2)当与非门输入端接高于2∨的电源时,若工1管的发射结导通,则VεE10.5V,T1管的

...展开详情
试读 33P 电子技术基础数字部分康华光版第五版课后习题答案.pdf
立即下载 身份认证VIP会员低至7折
一个资源只可评论一次,评论内容不能少于5个字
您会向同学/朋友/同事推荐我们的CSDN下载吗?
谢谢参与!您的真实评价是我们改进的动力~
上传资源赚钱or赚积分
最新推荐
电子技术基础数字部分康华光版第五版课后习题答案.pdf 48积分/C币 立即下载
1/33
电子技术基础数字部分康华光版第五版课后习题答案.pdf第1页
电子技术基础数字部分康华光版第五版课后习题答案.pdf第2页
电子技术基础数字部分康华光版第五版课后习题答案.pdf第3页
电子技术基础数字部分康华光版第五版课后习题答案.pdf第4页
电子技术基础数字部分康华光版第五版课后习题答案.pdf第5页
电子技术基础数字部分康华光版第五版课后习题答案.pdf第6页
电子技术基础数字部分康华光版第五版课后习题答案.pdf第7页

试读结束, 可继续读3页

48积分/C币 立即下载