• 北京工业大学汇编机试考试资料

    整理了汇编常用的功能模块 输出字符串等之类的功能

    0
    94
    5KB
    2023-05-08
    5
  • 北京工业大学计算机组成原理project3代码,测试程序

    北京工业大学计算机组成原理课程设计project3,99分, 代码执行遇到问题请私聊,完美售后, 代码执行遇到问题请私聊,完美售后 配套实验报告见个人主页 配套实验报告见个人主页 配套实验报告见个人主页 一份价格一份货,这是2021年的课设作业,去年熬夜干出来的,就当一点辛苦奶茶钱吧 Project3 VerilogHDL完成MIPS微系统开发(支持设备与中断) 一、设计说明 1.MIPS 微系统应包括:MIPS处理器、系统桥和 1 个定时器,32位输入设备、32 位输出设备。 2.MIPS处理器应实现MIPS-Lite3指令集。 a)MIPS-Lite3={MIPS-Lite2,ERET、MFC0、MTC0 }。 b)MIPS-Lite2={addu,subu,ori,lw,sw,beq,lui,addi,addiu,slt, j,jal,jr,lb,sb }。 c)addi应支持溢出,溢出标志写入寄存器$30中第0位。 3.MIPS处理器为多周期设计。 4.MIPS 微系统支持定时器硬件中断。

    5
    620
    335KB
    2022-06-14
    99.9
  • 北京工业大学计算机组成原理课程设计

    北京工业大学计算机组成原理课程设计合集 P3,project3实验代码、测试程序 2021年的课程设计99分 99分!!!!!!!!!!!!!!!!!!!!! 一份价钱一份货 配套实验报告见个人主页Word版 配套实验报告见个人主页Word版 配套实验报告见个人主页Word版 Project2 VerilogHDL 完成多周期处理器开发 一、设计说明 1.处理器应实现MIPS-Lite2指令集。 二、设计要求 3.多周期处理器由 datapath(数据通路)和 controller(控制器)组成。 a)数据通路应至少包括如下module:PC(程序计数器)、NPC(NextPC 计算单元 Project3 VerilogHDL完成MIPS微系统开发(支持设备与中断) 一、设计说明 1.MIPS 微系统应包括:MIPS处理器、系统桥和 1 个定时器,32位输入设备、32

    5
    997
    338KB
    2022-06-13
    99.9
  • 北京工业大学计算机组成原理project3代码,测试程序 99分

    2021年北工大机组课设project3 Project3 VerilogHDL完成MIPS微系统开发(支持设备与中断) 一、设计说明 1.MIPS 微系统应包括:MIPS处理器、系统桥和 1 个定时器,32位输入设备、32 位输出设备。 2.MIPS处理器应实现MIPS-Lite3指令集。 a)MIPS-Lite3={MIPS-Lite2,ERET、MFC0、MTC0 }。 b)MIPS-Lite2={addu,subu,ori,lw,sw,beq,lui,addi,addiu,slt, j,jal,jr,lb,sb }。 c)addi应支持溢出,溢出标志写入寄存器$30中第0位。 3.MIPS处理器为多周期设计。 4.MIPS 微系统支持定时器硬件中断。 二、系统桥与设备 5.为了支持设备,MIPS 微系统需要配置系统桥。 a)需要支持 3 个设备,即定时器、32位输入设备、32 位输出设备。 b)定时器的设计规范请参看《定时器设计规范.docx》。 三、中断机制 6. 为了支持异常和中断,处理器必须实现 0 号协处理器(CP0)。为此,必须实现的CP0寄存器包括:SR、CAUSE

    5
    351
    347KB
    2022-06-09
    99.9
  • 2021年北京工业大学计算机组成原理课设project4

    2021年的最新资源 Project4 FPGA完成MIPS微系统开发(支持设备与中断) 配套实验报告见个人主页Word版 配套实验报告见个人主页Word版 配套实验报告见个人主页Word版 一、设计说明 1.MIPS 微系统应包括:MIPS处理器、系统桥和 1 个定时器,8 位 7 段数码管、32 位拨动开关。 2.MIPS处理器应实现MIPS-Lite3指令集。 a)MIPS-Lite3={MIPS-Lite2,ERET、MFC0、MTC0 }。 b)MIPS-Lite2={addu,subu,ori,lw,sw,beq,lui,addi,addiu,slt, j,jal,jr,lb,sb }。 c)addi应支持溢出,溢出标志写入寄存器$30中第0位。 3.MIPS处理器为多周期设计。 4.MIPS 微系统支持定时器硬件中断。 二、系统桥与设备 5.为了支持设备,MIPS 微系统需要配置系统桥。 a)需要支持 3 个设备,即定时器、8 位 7 段数码管、32 位拨动开关。

    5
    618
    8.97MB
    2022-06-05
    99.9
  • 2021年北工大计算机组成原理课设project3 代码样例程序modelsim完美运行2021年

    2021年北工大机组课设project3 配套实验报告见个人主页Word版 配套实验报告见个人主页Word版 配套实验报告见个人主页Word版 Project3 VerilogHDL完成MIPS微系统开发(支持设备与中断) 一、设计说明 1.MIPS 微系统应包括:MIPS处理器、系统桥和 1 个定时器,32位输入设备、32 位输出设备。 2.MIPS处理器应实现MIPS-Lite3指令集。 a)MIPS-Lite3={MIPS-Lite2,ERET、MFC0、MTC0 }。 b)MIPS-Lite2={addu,subu,ori,lw,sw,beq,lui,addi,addiu,slt, j,jal,jr,lb,sb }。 c)addi应支持溢出,溢出标志写入寄存器$30中第0位。 3.MIPS处理器为多周期设计。 4.MIPS 微系统支持定时器硬件中断。 二、系统桥与设备 5.为了支持设备,MIPS 微系统需要配置系统桥。 a)需要支持 3 个设备,即定时器、32位输入设备、32 位输出设备。 b)定时器的设计规范请参看《定时器设计规范.docx》。

    5
    622
    348KB
    2022-06-05
    99.9
  • 北工大计算机组成原理大作业

    北京工业大学2022计算机组成原理大作业logisim加报告,往届学长作业Logisim完成单周期处理器开发 一、设计说明 1.处理器应支持的指令集MIPS-Lite:addu,subu,ori,lw,sw,beq,lui,j。 a)addu,subu可以不支持实现溢出。 2.处理器为单周期设计。 二、设计要求 3.顶层设计视图包括如Figure1所示的部件,即Controller(控制器)、IFU(取指令单元)、GPR(通用寄存器组,也称为寄存器文件、寄存器堆)、ALU(算术逻辑单元)、DM(数据存储器)、EXT(扩展单元)、多路选择器及splitter。 a)顶层设计视图的顶层有效驱动信号包括且仅包括:clk、reset。 b)提示:图中的其他字符均不是端口信号。

    5
    415
    260KB
    2022-06-04
    99.9
  • 北京工业大学2022计算机组成原理大作业logisim加报告完美运行

    北京工业大学2022计算机组成原理大作业logisim加报告,往届学长作业Logisim完成单周期处理器开发 一、设计说明 1.处理器应支持的指令集MIPS-Lite:addu,subu,ori,lw,sw,beq,lui,j。 a)addu,subu可以不支持实现溢出。 2.处理器为单周期设计。 二、设计要求 3.顶层设计视图包括如Figure1所示的部件,即Controller(控制器)、IFU(取指令单元)、GPR(通用寄存器组,也称为寄存器文件、寄存器堆)、ALU(算术逻辑单元)、DM(数据存储器)、EXT(扩展单元)、多路选择器及splitter。 a)顶层设计视图的顶层有效驱动信号包括且仅包括:clk、reset。 b)提示:图中的其他字符均不是端口信号。

    5
    1135
    260KB
    2022-05-14
    99.9
  • project3.rar

    Project3 VerilogHDL完成MIPS微系统开发(支持设备与中断) 配套实验报告见个人主页Word版 配套实验报告见个人主页Word版 配套实验报告见个人主页Word版 一、设计说明 1.MIPS 微系统应包括:MIPS处理器、系统桥和 1 个定时器,32位输入设备、32 位输出设备。 2.MIPS处理器应实现MIPS-Lite3指令集。 a)MIPS-Lite3={MIPS-Lite2,ERET、MFC0、MTC0 }。 b)MIPS-Lite2={addu,subu,ori,lw,sw,beq,lui,addi,addiu,slt, j,jal,jr,lb,sb }。 c)addi应支持溢出,溢出标志写入寄存器$30中第0位。 3.MIPS处理器为多周期设计。 4.MIPS 微系统支持定时器硬件中断。 二、系统桥与设备 5.为了支持设备,MIPS 微系统需要配置系统桥。 a)需要支持 3 个设备,即定时器、32位输入设备、32 位输出设备。 b)定时器的设计规范请参看《定时器设计规范.docx》。 三、中断机制 。

    5
    216
    336KB
    2021-12-16
    89.9
  • 北工大计算机组成原理课设project2.rar

    Project2 VerilogHDL 完成多周期处理器开发 配套实验报告见个人主页Word版 配套实验报告见个人主页Word版 一、设计说明 1.处理器应实现MIPS-Lite2指令集。 a)MIPS-Lite2={MIPS-Lite1,lb,sb}。 b)MIPS-Lite1={addu,subu,ori,lw,sw,beq,j,lui,addi,addiu,slt,jal,jr }。 c)addi应支持溢出,溢出标志写入寄存器$30中第0位。 2.处理器为多周期设计。 二、设计要求 3.多周期处理器由 datapath(数据通路)和 controller(控制器)组成。 a)数据通路应至少包括如下module:PC(程序计数器)、NPC(NextPC 计算单元)、GPR (通用寄存器组,也称为寄存器文件、寄存器堆)、ALU(算术逻辑单元)、EXT(扩展单元)、IM(指令存储器)、 DM(数据存储器)等。 b)IM:容量为1KB(8bit×1024)。 c)DM:容量为1KB(8bit×1024) ,采用小端序方式存取数据。 4.Figure1为供你参考的数据通路架构图。

    5
    480
    165KB
    2021-12-16
    99.9
  • 端午特别勋章

    第一年在端午节假日期间参与活动发布原创博文可得
  • 分享达人

    成功上传6个资源即可获取
  • 分享小兵

    成功上传3个资源即可获取
  • 阅读者勋章

    授予在CSDN APP累计阅读博文达到90天的你,是你的坚持与努力,使你超越了昨天的自己。
  • 签到新秀

    累计签到获取,不积跬步,无以至千里,继续坚持!
  • 创作能手

    授予每个自然周发布1篇到3篇原创IT博文的用户
  • 分享学徒

    成功上传1个资源即可获取
  • 新秀勋章

    用户首次发布原创文章,审核通过后即可获得
关注 私信
上传资源赚积分or赚钱