第三部分 数字电路实验
实验 3.5 计数器及其应用
[要点提示]
一、实验目的
二、实验预习要求
三、实验原理
四、实验仪器设备
五、练习内容及方法
六、实验报告
七、思考题
[内容简介]
一、 实验目的
1. 学习集成触发器构成计数器的方法。
2. 掌握中规模集成计数器的使用方法及功能测试方法。
3. 用集成电路计数器构成 1/N 分频器。
二、实验预习要求
1. 复习计数器电路工作原理。
2. 预习中规模集成电路计数器 74LS192 的逻辑功能及使用方法。
3. 复习实现任意进制计数的方法。
三、实验原理
计数器是典型的时序逻辑电路,它用来累计和记忆输入脉冲的个数。计数是数字系统中很重要的基本
操作,集成计数器是最广泛应用的逻辑部件之一。
计数器种类较多,按构成计数器中的多触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计
数器;根据计数制的不同,分为二进制计数器、十进制计数器和任意进制计数器;根据计数的增减趋势,
又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等。
1. 用 D 触发器构成异步二进制加/减计数器。
如图 5、1 所示,是用四只 D 触发器构成三位二进制异步加法计数器,其连接特点是将 D
触发器接成 T?触发器,再由低位触发器的 端和高一位的 CP 端相连。